[发明专利]一种适用于Buck DC-DC变换器DCM模式的控制电路无效

专利信息
申请号: 201010141733.9 申请日: 2010-04-08
公开(公告)号: CN101814835A 公开(公告)日: 2010-08-25
发明(设计)人: 皮常明;田鑫;刘祥昕;杨姗姗;李文宏 申请(专利权)人: 复旦大学
主分类号: H02M3/155 分类号: H02M3/155
代理公司: 上海正旦专利代理有限公司 31200 代理人: 陆飞;盛志范
地址: 20043*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于集成电路技术领域,具体为一种适用于Buck DC-DC变换器断流模式(DCM)控制电路。该控制电路包括一个比较器,一个带有置位端的D触发器,一个与门以及一个异或门。通过比较器来检查Buck DC-DC变换器的电感电流是否出现负值,如果出现负值,通过D触发器和异或门将Buck DC-DC变换器的下拉管关掉,切断BuckDC-DC变换器电感电流到地的通路,从而提高Buck DC-DC变换器的效率。与门的作用是决定控制电路是否采用DCM模式。相比于其他的DCM控制电路,本发明DCM控制电路结构简单,功耗低,功能可靠,具有较好的应用前景。
搜索关键词: 一种 适用于 buck dc 变换器 dcm 模式 控制电路
【主权项】:
一种适用于Buck DC-DC变换器DCM模式的控制电路,其特征在于:该控制电路包括比较器(1),带置位端的D触发器(2),与门(3)和两输入异或门(4);其中:比较器(1)是用MOS管源端作为输入端,两个功率管Mp,Mn漏端信号SW和地Vss分别接比较器的正负端,比较器的输出电压Vc作为D触发器(2)的时钟输入,D触发器的置位端由未经校正原始时钟Vn来控制,数据输入端接高电平Vdd;D触发器的输出端和DCM控制端输入到与门(3),并将输出结果和未经校正原始时钟Vn输入到两输入异或门(4),得到Buck DC-DC变换器下拉管Mn的时钟控制信号Vnn,变换器上拉管Mp时钟信号Vp与未经校正原始时钟Vn互为非交叠时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010141733.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top