[发明专利]制造半导体器件的方法无效

专利信息
申请号: 201010163633.6 申请日: 2006-10-16
公开(公告)号: CN101847575A 公开(公告)日: 2010-09-29
发明(设计)人: 藤原伸介;上村智喜;冈久拓司;上松康二;奥井学;西冈志行;桥本信 申请(专利权)人: 住友电气工业株式会社
主分类号: H01L21/02 分类号: H01L21/02;H01L21/20
代理公司: 中原信达知识产权代理有限责任公司 11219 代理人: 孙志湧;穆德骏
地址: 日本大阪*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种制造半导体器件的方法,所述半导体器件具有至少400V的耐受电压,所述方法包括步骤:制备AlxGayIn1-x-yN晶体基板(12),其中0≤x、0≤y并且x+y≤1;以及在所述基板(12)上生长至少一层半导体层(41),其中所述基板(12)具有面积为至少10cm2的主平面(12m),所述主平面(12m)具有位于距离所述主平面的外围5mm内的外侧区域(12w),以及对应于除了所述外侧区域之外的区域的内侧区域(12n),并且所述内侧区域(12n)具有至少1×102cm-2并且至多1×106cm-2的总位错密度。
搜索关键词: 制造 半导体器件 方法
【主权项】:
一种制造半导体器件的方法,所述半导体器件具有至少400V的耐受电压,所述方法包括步骤:制备AlxGayIn1-x-yN晶体基板(12),其中0≤x、0≤y并且x+y≤1;以及在所述基板(12)上生长至少一层半导体层(41),其中所述基板(12)具有面积为至少10cm2的主平面(12m),所述主平面(12m)具有位于距离所述主平面的外围5mm内的外侧区域(12w),以及对应于除了所述外侧区域之外的区域的内侧区域(12n),并且所述内侧区域(12n)具有至少1×102cm-2并且至多1×106cm-2的总位错密度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于住友电气工业株式会社,未经住友电气工业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010163633.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top