[发明专利]半导体存储装置的位线预充电电压发生电路有效
申请号: | 201010216194.0 | 申请日: | 2010-07-02 |
公开(公告)号: | CN102122526A | 公开(公告)日: | 2011-07-13 |
发明(设计)人: | 金锺奂 | 申请(专利权)人: | 海力士半导体有限公司 |
主分类号: | G11C11/4063 | 分类号: | G11C11/4063 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 郭放;黄启行 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了半导体存储装置的位线预充电电压发生电路的各种实施例。在一个示例性实施例中,提供一种位线预充电电压发生电路,可以包括:分压块,对内部电压进行分压以产生第一分压和第二分压,其中,第二分压的电平高于第一分压的电平;上拉放大块,将第一分压的电平与位线预充电电压线上的位线预充电电压的电平进行比较,并使位线预充电电压的电平升高;和下拉放大块,将第二分压的电平与位线预充电电压的电平进行比较,并使位线预充电电压的电平降低。 | ||
搜索关键词: | 半导体 存储 装置 位线预 充电 电压 发生 电路 | ||
【主权项】:
一种半导体存储装置的位线预充电电压发生电路,包括:下拉比较信号发生块,被配置为将分压的电平与位线预充电电压的电平进行比较并产生下拉比较信号,其中,所述分压是通过对内部电压进行分压而产生的,并且与在非刷新操作期间相比,在刷新操作期间,所述下拉比较信号发生块使所述下拉比较信号的使能过渡时间减少得更多;和下拉控制块,被配置为当所述下拉比较信号被使能时,使所述位线预充电电压的电平降低,其中,与在所述非刷新操作期间相比,在所述刷新操作期间,所述下拉控制块使所述位线预充电电压的电平更快地降低。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010216194.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种流水线电解炼镁方法
- 下一篇:双共鸣箱提琴