[发明专利]基于FPGA的高斯白噪声发生器无效

专利信息
申请号: 201010234321.X 申请日: 2010-07-23
公开(公告)号: CN101888209A 公开(公告)日: 2010-11-17
发明(设计)人: 李振波;王祺皓;宋叶波;陈佳品 申请(专利权)人: 上海交通大学
主分类号: H03B29/00 分类号: H03B29/00
代理公司: 上海交达专利事务所 31201 代理人: 王锡麟;王桂忠
地址: 200240 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种信号处理技术领域的基于FPGA的高斯白噪声发生器,包括:伪随机序列发生装置、运算装置、存储装置和控制模块,其中:控制模块与运算装置相连传输运算命令信号,控制模块与存储装置相连传输数据地址信号和数据有效信号,控制模块与伪随机序列发生装置相连传输序列生成命令信号,运算装置与存储装置相连传输运算数据和运算结果,伪随机序列发生装置与存储装置相连传输伪随机序列信号。所述的运算装置包括:加法器、乘法器、第二移位寄存器和二元电路选择器。本发明大大减小了装置的复杂度,且提高了高斯白噪声的输出速率,得到的高斯白噪声方差近似为1,从而适合于复杂的系统。
搜索关键词: 基于 fpga 高斯白 噪声 发生器
【主权项】:
一种基于FPGA的高斯白噪声发生器,包括:伪随机序列发生装置、运算装置、存储装置和控制模块,其特征在于,控制模块与运算装置相连传输运算命令信号,控制模块与存储装置相连传输数据地址信号和数据有效信号,控制模块与伪随机序列发生装置相连传输序列生成命令信号,运算装置与存储装置相连传输运算数据和运算结果,伪随机序列发生装置与存储装置相连传输伪随机序列信号;所述的运算装置包括:加法器、乘法器、第二移位寄存器和二元电路选择器,其中:第二移位寄存器与存储装置相连传输拟合函数数据,乘法器与第二移位寄存器相连传输拟合函数数据,加法器与乘法器相连传输乘法结果信息,加法器与存储装置相连传输求和结果信息,二元电路选择器与存储装置相连传输最终的运算结果,加法器、乘法器、第二移位寄存器和二元电路选择器分别与控制模块相连传输运算控制指令信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010234321.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top