[发明专利]一种基于CPLD/FPGA的旋变编码器用SSI数据发送器无效
申请号: | 201010296090.5 | 申请日: | 2010-09-29 |
公开(公告)号: | CN102023625A | 公开(公告)日: | 2011-04-20 |
发明(设计)人: | 邹凤欣;高增雪;王敏;杨溪林 | 申请(专利权)人: | 北京金自天正智能控制股份有限公司 |
主分类号: | G05B19/418 | 分类号: | G05B19/418 |
代理公司: | 北京永创新实专利事务所 11121 | 代理人: | 官汉增 |
地址: | 100070 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种基于CPLD/FPGA的旋变编码器用SSI数据发送器,采用CPLD/FPGA为基本的硬件平台,主要包含RD控制器、SSI通讯接口、FIFO和RD解码器。该SSI数据发送器可以自动检测旋变编码器用SSI同步时钟的下降沿,上升沿,高低电平持续时间等特征信息;可以直接将旋转变压器的输出的角位移信息的绝对式并行数据转换为工业编码器用SSI接口的串行方式发送出去,为旋变编码器在工业现场应用SSI接口的实现,提供了一种新的方法。 | ||
搜索关键词: | 一种 基于 cpld fpga 编码 器用 ssi 数据 发送 | ||
【主权项】:
一种基于CPLD/FPGA的旋变编码器用SSI数据发送器,其特征在于:采用CPLD/FPGA为基本的硬件平台,主要包含RD控制器、SSI通讯接口、FIFO和RD解码器,所述RD控制器控制通过数据总线,连接在RD解码器和FIFO之间,RD解码器采集旋转变压器的角位移信息,并通过RD控制器暂时存储到FIFO中,SSI通讯接口用于连接上位机和FIFO,根据上位机发出的SSI同步脉冲时钟信号的特征,将FIFO中存储的角位移信息发送给上位机。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京金自天正智能控制股份有限公司,未经北京金自天正智能控制股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010296090.5/,转载请声明来源钻瓜专利网。
- 上一篇:液晶面板母板及其制作方法
- 下一篇:一种起纱器