[发明专利]厚多晶电阻的饱和掺杂工艺有效
申请号: | 201010547290.3 | 申请日: | 2010-11-16 |
公开(公告)号: | CN102097299A | 公开(公告)日: | 2011-06-15 |
发明(设计)人: | 高向东;唐剑平;张明;吴晓鸫 | 申请(专利权)人: | 无锡中微晶园电子有限公司 |
主分类号: | H01L21/02 | 分类号: | H01L21/02;H01L21/3205;H01L21/223 |
代理公司: | 无锡市大为专利商标事务所 32104 | 代理人: | 曹祖良 |
地址: | 214028 江苏省无锡市*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种厚多晶电阻的饱和掺杂工艺,其包括如下步骤:a、提供衬底,衬底上设置有相应氧化物结构;b、在上述衬底的氧化物结构上淀积多晶电阻材料,淀积多晶电阻材料时,根据所需多晶的厚度,将所述上述多晶电阻材料均分多次淀积;c、在上述衬底上形成所需厚度的多晶电阻后,在多晶电阻内进行含磷气体掺杂;d、去除上述多晶电阻上形成的PSG。本发明根据厚多晶电阻的厚度要求,采用多次均匀淀积的方式得到所需厚度的厚多晶电阻,可以减轻炉内副产物的堆积和对泵等硬件的损耗,提高生产稳定性,所有步骤都参照常规工艺,操作简单;多晶掺杂采用饱和掺杂使杂质在晶粒间和晶粒间隙同时扩散,并且分布均匀,片内片间及稳定性都达到生产要求。 | ||
搜索关键词: | 多晶 电阻 饱和 掺杂 工艺 | ||
【主权项】:
一种厚多晶电阻的饱和掺杂工艺,其特征是,所述厚多晶电阻的掺杂工艺包括如下步骤:(a)、提供衬底,所述衬底上设置有相应氧化物结构;(b)、在上述衬底的氧化物结构上淀积多晶电阻材料,淀积多晶电阻材料时,根据所需多晶的厚度,将所述上述多晶电阻材料均分多次淀积,使淀积后的多晶电阻材料达到所需的厚度;(c)、在上述衬底上形成所需厚度的多晶电阻后,在多晶电阻内进行含磷气体掺杂;(d)、去除上述多晶电阻上形成的PSG,得到所需的厚多晶电阻。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡中微晶园电子有限公司,未经无锡中微晶园电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010547290.3/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造