[发明专利]一种ALPHA运算器有效
申请号: | 201010586534.9 | 申请日: | 2010-12-10 |
公开(公告)号: | CN102023839A | 公开(公告)日: | 2011-04-20 |
发明(设计)人: | 洪锦坤 | 申请(专利权)人: | 福州瑞芯微电子有限公司 |
主分类号: | G06F7/57 | 分类号: | G06F7/57 |
代理公司: | 福州市鼓楼区京华专利事务所(普通合伙) 35212 | 代理人: | 翁素华 |
地址: | 350000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种ALPHA运算器,包括两个3通道选1通道选择器、一加法器、一减法器、两个乘法器、三个锁存器、一二进制转十进制器、一循环移位器;所述3通道选1通道选择器用于实现并行输入转串行功能;所述加法器、减法器、乘法器用于实现运算功能,X=(X1*C+X2*(A-C))/A,A取值为256,256为2的8次方;所述锁存器用于实现串行转并行输出;所述二进制转十进制器和循环移位器用于实现控制输入和输出。本发明利用资源共用的原理对其进行了优化,有效地减小了大量芯片面积。 | ||
搜索关键词: | 一种 alpha 运算器 | ||
【主权项】:
一种ALPHA运算器,其特征在于:包括两个3通道选1通道选择器、一加法器、一减法器、两个乘法器、三个锁存器、一二进制转十进制器、一循环移位器;所述3通道选1通道选择器用于实现并行输入转串行功能;所述加法器、减法器、乘法器用于实现运算功能,X=(X1*C+X2*(A‑C))/A,A取值为256,256为2的8次方;所述锁存器用于实现串行转并行输出;所述二进制转十进制器和循环移位器用于实现控制输入和输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州瑞芯微电子有限公司,未经福州瑞芯微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010586534.9/,转载请声明来源钻瓜专利网。
- 上一篇:防踢睡被装置
- 下一篇:一种低成本制备二硼化锆/碳化硅复合粉料的方法