[发明专利]避免无效核跳跃和提供硬件辅助的低功率状态选择的机构有效
申请号: | 201010625174.9 | 申请日: | 2010-12-24 |
公开(公告)号: | CN102110025A | 公开(公告)日: | 2011-06-29 |
发明(设计)人: | J·J·宋;J·H·克拉福德 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06F1/32 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 曲卫涛;王洪斌 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本文描述用于避免无效核跳跃以及提供硬件辅助的功率状态选择的设备和方法。预测核的未来闲置-活动。如果预测到有效核跳跃场景的活动模式的驻留期足够大,那么确定核有效并且得到允许。但是,如果预测到有效活动模式驻留的时间不够长,即预测到无效模式驻留的时间较长,那么拒绝核跳跃请求。因此,设计者可实现避免核跳跃的策略,该策略针对执行核跳跃的代价(例如,核跳跃的时间代价)权衡核跳跃的潜在增益(例如,减轻核跳跃状况)。单独地,可在硬件中预测与核的硬件功率状态相关联的闲置持续时间。此外,确定闲置持续时间预测的精度。一旦接收到使核进入某个功率状态的请求,功率管理单元便可选择硬件预测的功率状态(如果精度足够高的话)或利用请求的功率状态(如果硬件预测的精度不够高的话)。 | ||
搜索关键词: | 避免 无效 跳跃 提供 硬件 辅助 功率 状态 选择 机构 | ||
【主权项】:
一种设备,包括:多个处理器核;预测机构,用于预测在未来间隔所述多个处理器核的未来活动;以及核跳跃机构,用于基于在所述未来间隔所述多个处理器核的所述未来活动确定核跳跃是否有效,并响应于基于所述多个处理器核的所述未来活动确定所述核跳跃不有效而禁止核跳跃事件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010625174.9/,转载请声明来源钻瓜专利网。
- 上一篇:胸腔穿刺引流器
- 下一篇:一种净化器的光触媒杀菌系统