[实用新型]一种带自适应漏电流切断机制的存储单元电路无效
申请号: | 201020699090.5 | 申请日: | 2010-12-31 |
公开(公告)号: | CN201910251U | 公开(公告)日: | 2011-07-27 |
发明(设计)人: | 杨军;柏娜;吴秀龙;朱贾峰;仇名强 | 申请(专利权)人: | 东南大学 |
主分类号: | G11C11/414 | 分类号: | G11C11/414 |
代理公司: | 南京天翼专利代理有限责任公司 32112 | 代理人: | 汤志武 |
地址: | 210096*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种带自适应漏电流切断机制的存储单元电路,为双端读写的亚阈值存储单元电路,电路包括第一反相器和第二反相器,两个反相器连接成交叉耦合,两个反相器通过平衡管连接在互补的位线之间,平衡管的栅端连接增强字线。本实用新型克服现有技术的缺陷,提供一种低功耗、高鲁棒性的亚阈值存储单元电路,能够在保证系统在不增加动态功耗和不降低性能的前提下,实现动态操作和静态操作中泄漏功耗的同时降低,平衡存储单元的各项指标,使系统性能最优化。 | ||
搜索关键词: | 一种 自适应 漏电 切断 机制 存储 单元 电路 | ||
【主权项】:
1.一种带自适应漏电流切断机制的存储单元电路,其特征在于:设有四个PMOS管P1~P4及八个NMOS管N1~N8,所述晶体管构成双端读写的亚阈值存储单元电路,所述存储单元电路连接在位线BL与位线
之间;其中,四个PMOS管的体端与电源电压Vdd连接,八个NMOS管的体端接地;NMOS管N1的漏端和栅端分别与PMOS管P1的漏端和栅端连接在一起,组成第一反相器;NMOS管N2的漏端和栅端分别与PMOS管P2的漏端和栅端连接在一起,组成第二反相器;第一反相器与第二反相器连接成交叉耦合:NMOS管N1栅端、PMOS管P1的栅端、NMOS管N2的漏端以及PMOS管P2的漏端相连接,NMOS管N1的漏端、PMOS管P1的漏端、NMOS管N2的栅端以及PMOS管P2的栅端相连接;PMOS管P1、P2的源端与电源电压Vdd连接,NMOS管N1的源端与PMOS管P3的源端连接,PMOS管P3的漏端接地,栅端与NMOS管N1的漏端及PMOS管P1的漏端连接;NMOS管N2的源端与PMOS管P4的源端连接,PMOS管P4的漏端接地,栅端与NMOS管N2及PMOS管P2的漏端连接;NMOS管N1的栅端及PMOS管P1的栅端通过NMOS管N3与NMOS管N7的漏端连接:当NMOS管N1及PMOS管P1的栅端电位高于NMOS管N7漏端的电位时,NMOS管N3与NMOS管N1及PMOS管P1的栅端连接的一端为漏端,反之则为源端;NMOS管N7的源端接地,栅端与NMOS管N1及PMOS管P1的漏端连接;NMOS管N7的漏端还通过NMOS管N5与位线BL连接,当NMOS管N7的漏端电压高于位线BL的电压时,NMOS管N5与NMOS管N7漏端连接的一端为漏端,反之则为源端;NMOS管N2的栅端及PMOS管P2的栅端通过NMOS管N4与NMOS管N8的漏端连接,当NMOS管N2及PMOS管P2的栅端的电位高于NMOS管N8漏端的电位时,NMOS管N4与NMOS管N2及PMOS管P2的栅端连接的一端为漏端,反之则为源端;NMOS管N8的源端接地,栅端与NMOS管N2及PMOS管P2的漏端连接;NMOS管N8的漏端通过NMOS管N6与位线
连接,当NMOS管N8的漏端电压高于位线
的电压时,NMOS管N6与NMOS管N8漏端连接的一端为漏端,反之则为源端;NMOS管N3、N4的栅端与写字线WWL连接,NMOS管N5、N6的栅端与字线WL连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201020699090.5/,转载请声明来源钻瓜专利网。
- 上一篇:制冷压缩机用安全式起动器
- 下一篇:环保防滑汽车踏垫