[发明专利]处理器可执行的代码的生成方法、存储区域管理方法以及保存代码生成程序的存储介质有效
申请号: | 201080057540.3 | 申请日: | 2010-12-14 |
公开(公告)号: | CN102713846A | 公开(公告)日: | 2012-10-03 |
发明(设计)人: | 笠原博德;木村启二;间濑正启 | 申请(专利权)人: | 学校法人早稻田大学 |
主分类号: | G06F9/45 | 分类号: | G06F9/45;G06F12/08 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 黄剑锋 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种代码生成方法,其特征在于,对由处理器执行的程序进行解析,对所述程序所包含的各任务的执行所需的数据进行解析,在基于所述解析结果将所述程序分割为各个所述任务的情况下,在判定为所述任务所使用数据的边界与存储器的管理单位不匹配的情况下,生成使用数据不暂时保存在所述高速缓冲存储器中的不可高速缓冲存储区域来对在包含该边界的管理单位中保存的数据进行运算的代码。 | ||
搜索关键词: | 处理器 可执行 代码 生成 方法 存储 区域 管理 以及 保存 程序 介质 | ||
【主权项】:
一种代码生成方法,由编译器生成能够由多处理器系统所具备的处理器执行的代码,其特征在于,所述多处理器系统具备多个处理元件以及能够从各个所述处理元件进行访问的主存储装置;各个所述处理元件具备进行运算处理的处理器以及暂时保存所述处理器所使用的数据的高速缓冲存储器;所述处理元件从所述主存储装置读入的数据暂时保存在所述高速缓冲存储器中;由所述处理元件结束使用的数据从所述高速缓冲存储器写回到所述主存储装置中;在所述主存储装置与所述高速缓冲存储器之间,按照所述高速缓冲存储器的管理单位转送数据;所述方法中,对由所述处理器执行的程序进行解析;对所述程序所包含的各任务的执行所需的数据进行解析;基于所述解析的结果,在分割了所述各任务的情况下,判定所述分割后的任务所使用的数据的边界是否与存储器的管理单位匹配;在判定为所述任务所使用的数据的边界与存储器的管理单位不匹配的情况下,生成如下代码:设置不可高速缓冲存储区域的代码,所述不可高速缓冲存储区域是应该保存在包含该边界的管理单位中的数据不暂时保存在所述高速缓冲存储器中的区域;以及将包含该边界的管理单位中保存的运算结果保存在所述不可高速缓冲存储区域中的代码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于学校法人早稻田大学,未经学校法人早稻田大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201080057540.3/,转载请声明来源钻瓜专利网。
- 上一篇:耐腐蚀性磁铁及其制造方法
- 下一篇:具有同步的、可变强度的照明的交互系统