[发明专利]通过基于感测的位线补偿对存储器编程以减少沟道到浮栅的耦合有效
申请号: | 201080062255.0 | 申请日: | 2010-11-22 |
公开(公告)号: | CN102714055A | 公开(公告)日: | 2012-10-03 |
发明(设计)人: | 李艳 | 申请(专利权)人: | 桑迪士克技术有限公司 |
主分类号: | G11C11/56 | 分类号: | G11C11/56;G11C16/04;G11C16/10 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王萍;李春晖 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在存储元件的编程期间,对沟道到浮栅的耦合效应进行补偿以避免增加的编程速度和阈值电压分布扩宽。结合编程迭代,使未选择的位线的电压逐步升高以引入对所选择的位线的耦合,并且感测由所选择的位线体验的耦合量。当施加编程脉冲时,基于耦合量设定所选择的位线的电压。当感测到较大的耦合时,位线电压被设定为较高。给定的所选择的位线体验的耦合量是其与未选择的位线的接近度的函数。可以使用一个或更多个耦合阈值来分别指示给定的所选择的位线具有一个或两个相邻的未选择的位线。 | ||
搜索关键词: | 通过 基于 补偿 存储器 编程 减少 沟道 到浮栅 耦合 | ||
【主权项】:
一种存储系统,包括:存储元件集合(400,450);与每个存储元件相关联的相应的位线(406,407,408),相应的位线包括所选择的位线和未选择的位线;以及一个或更多个控制电路(510,550),为了针对所述存储元件集合执行多迭代编程操作的迭代,所述一个或更多个控制电路执行以下操作:(a)使未选择的位线的电压逐步升高,并且感测所选择的位线的电压,以针对每个所选择的位线确定所选择的位线是(i)没有响应于逐步升压而耦联到至少第一电平(T),其指示不存在相邻的未选择的位线,还是(ii)响应于逐步升压而耦联到至少第一电平,其指示存在至少一个相邻的未选择的位线;以及(b)随后在基于感测的各个电平(Vbl(comp),Vbl(nocomp))处提供所选择的位线的电压,并且同时将编程脉冲施加到所述存储元件集合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桑迪士克技术有限公司,未经桑迪士克技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201080062255.0/,转载请声明来源钻瓜专利网。
- 上一篇:无线局域网设备及其方法
- 下一篇:显示系统