[发明专利]半导体存储装置有效
申请号: | 201110039650.3 | 申请日: | 2011-02-17 |
公开(公告)号: | CN102467963A | 公开(公告)日: | 2012-05-23 |
发明(设计)人: | 李蓥旭 | 申请(专利权)人: | 海力士半导体有限公司 |
主分类号: | G11C16/02 | 分类号: | G11C16/02 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 郭放;张文 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种半导体存储装置,包括:数据输入使能信号发生模块,被配置为顺序地将数据选通信号延迟以产生第一延迟数据选通信号、第二延迟数据选通信号、第三延迟数据选通信号和第四延迟数据选通信号,并响应于CAS写入信号、CAS写入潜伏时间信号以及所述第一延迟数据选通信号至所述第四延迟数据选通信号来产生数据选通使能信号;锁存控制信号发生模块,被配置为在数据选通使能信号的使能时间段期间将数据选通信号输出作为锁存控制信号;以及数据锁存模块,被配置为响应于所述锁存控制信号来锁存数据,并将锁存的数据输出。 | ||
搜索关键词: | 半导体 存储 装置 | ||
【主权项】:
一种半导体存储装置,包括:数据输入使能信号发生模块,所述数据输入使能信号发生模块被配置为顺序地延迟数据选通信号以产生第一延迟数据选通信号、第二延迟数据选通信号、第三延迟数据选通信号和第四延迟数据选通信号,并响应于CAS写入信号、CAS写入潜伏时间信号和所述第一延迟数据选通信号至所述第四延迟数据选通信号而产生数据选通使能信号;锁存控制信号发生模块,所述锁存控制信号发生模块被配置为在所述数据选通使能信号的使能时间段期间将所述数据选通信号输出作为锁存控制信号;以及数据锁存模块,所述数据锁存模块被配置为响应于所述锁存控制信号来锁存数据,并将锁存数据输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110039650.3/,转载请声明来源钻瓜专利网。