[发明专利]一种高端容错计算机系统及实现方法有效
申请号: | 201110053727.2 | 申请日: | 2011-03-07 |
公开(公告)号: | CN102129418A | 公开(公告)日: | 2011-07-20 |
发明(设计)人: | 王恩东;胡雷钧;李仁刚 | 申请(专利权)人: | 浪潮(北京)电子信息产业有限公司 |
主分类号: | G06F15/173 | 分类号: | G06F15/173;G06F15/167 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 栗若木;王漪 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种高端容错计算机系统及实现方法,该系统包括N个单结点原型验证系统和M个交叉开关互联路由器芯片组,每个所述交叉开关互联路由器芯片组均用于实现所述N个单结点原型验证系统之间互联,各所述交叉开关互联路由器芯片组之间不做转接,M,N均为大于等于2的正整数,所述单结点原型验证系统包括:计算板,为一4路紧耦合计算板;芯片验证板,包括2个结点控制器芯片组,其中:每一结点控制器芯片组包括2个现场可编程门阵列(FPGA)芯片,共同承载1个结点控制器的逻辑;互联板,包括2个FPGA芯片,其中:每个FPGA芯片提供一个高速互联端口,用于实现所述计算板中的2路与1个所述结点控制器芯片组之间的协议互联。 | ||
搜索关键词: | 一种 高端 容错 计算机系统 实现 方法 | ||
【主权项】:
一种高端容错计算机系统,其特征在于,包括N个单结点原型验证系统和M个交叉开关互联路由器芯片组,每个所述交叉开关互联路由器芯片组均用于实现所述N个单结点原型验证系统之间互联,各所述交叉开关互联路由器芯片组之间不做转接,M,N均为大于等于2的正整数,其中:所述单结点原型验证系统包括:计算板,为一4路紧耦合计算板;芯片验证板,包括2个结点控制器芯片组,其中:每一结点控制器芯片组包括2个现场可编程门阵列(FPGA)芯片,共同承载1个结点控制器的逻辑;互联板,包括2个FPGA芯片,其中:每个FPGA芯片提供一个高速互联端口,用于实现所述计算板中的2路与1个所述结点控制器芯片组之间的协议互联。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮(北京)电子信息产业有限公司,未经浪潮(北京)电子信息产业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110053727.2/,转载请声明来源钻瓜专利网。
- 上一篇:标签聚类方法和系统
- 下一篇:界面皮肤更换系统及方法