[发明专利]基于交替码调制的ISR信号处理系统有效

专利信息
申请号: 201110092743.2 申请日: 2011-04-14
公开(公告)号: CN102253372A 公开(公告)日: 2011-11-23
发明(设计)人: 姬红兵;李林;杜鑫;赵博 申请(专利权)人: 西安电子科技大学
主分类号: G01S7/32 分类号: G01S7/32
代理公司: 陕西电子工业专利中心 61205 代理人: 王品华;朱红星
地址: 710071*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于交替码调制的非相干散射雷达ISR信号处理系统,主要解决传统雷达信号处理系统不能处理回波数据量大、信噪比低且目标为软目标的电离层散射信号的问题。该系统主要由DSP模块、FPGA模块和电源模块构成。其中,针对交替码调制,DSP模块主要完成信号的滤波、计算自相关函数、积累自相关和计算信号功率谱,得到电离层等离子体的自相关函数和功率谱估计结果;FPGA模块用于处理参数和信号数据的接收与传输,并对信号数据进行数字下变频;电源模块用于为FPGA模块和DSP模块提供所需的工作电压。本发明具有稳定性高、处理速度快、数据吞吐能力强和易于硬件实现的优点,可用于非相干散射雷达信号处理机,并进行电离层探测和参数估计。
搜索关键词: 基于 交替 调制 isr 信号 处理 系统
【主权项】:
一种基于交替码调制的ISR信号处理系统,其特征在于包括:FPGA模块,用于接收外部输入的处理参数和数据信号,对接收的数据进行数字下变频,将处理参数和数字下变频结果发送给第一个DSP芯片,并为DSP提供基准时钟;DSP模块,包括三个DSP芯片,这三个DSP芯片之间通过以DMA方式传输数据的链路口连接,且第一芯片DSP1通过21位地址总线和32位数据总线与FPGA模块相连;第一芯片DSP1用于接收FPGA传送的处理参数和数据并对接收的数据进行滤波,第二芯片DSP2用于计算滤波结果的自相关函数和积累自相关结果,第三芯片DSP3用于对积累的自相关结果用模糊函数修正并计算回波信号的功率谱,最终将累积的自相关结果和功率谱结果以UDP包的形式输出;电源模块,用于为FPGA和DSP提供所需的工作电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110092743.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top