[发明专利]一种具有超低功率定时器的集成电路无效
申请号: | 201110116212.2 | 申请日: | 2011-05-06 |
公开(公告)号: | CN102768492A | 公开(公告)日: | 2012-11-07 |
发明(设计)人: | 刘灼 | 申请(专利权)人: | 刘灼 |
主分类号: | G04G19/00 | 分类号: | G04G19/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230009 安徽省*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在数字集成电路装置中实现了超低功率电压检测电路,以便利用数字集成电路装置的单个连接以及在该数字集成电路装置外部的无源部件提供基本定时器、可编程定时器和可编程低电压检测(PLVD)电路。可以使能一个内部的低电流源以便使连接到该输出连接上的外部定时电容放电,从而消除了对外部电阻的需求。不过,通过增加外部放电和/或充电电阻可以增强定时精度。该输出连接可以被配置成三态输出,并且可以被驱动为高来使定时电容充电以及被驱动为低来使定时电容放电。在为了定时和低电压检测确定电压断路点中可以使用电压基准。或者从与已知温度下确定的已知电压相比较的断路电压,或者从与已知温度下确定的已知电流值相比较的电流源电流值与一个常数相乘而确定温度。 | ||
搜索关键词: | 一种 具有 功率 定时器 集成电路 | ||
【主权项】:
一种具有超低功率定时器的集成电路装置,包括:具有输入端、输出端和第一使能端的电压比较和逻辑模块,其中,当所述电压比较和逻辑模块被使能时在输入端上汲取预定的电流值,当在输入端上的电压小于或等于基准电压时输出端处于第一逻辑电平,以及当在输入端上的电压大于基准电压时输出端处于第二逻辑电平;集成电路装置的外部连接,其中,该外部连接耦合到集成电路装置的数字输出端和所述电压比较和逻辑模块的输入端上;以及与该外部连接耦合的定时电容,由此所述集成电路装置的数字输出端对该定时电容充电,而所述电压比较和逻辑模块的输入端对该定时电容放电。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘灼,未经刘灼许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110116212.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种钛铁矿的无渣生产工艺
- 下一篇:全方位调节电视天线