[发明专利]移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器有效

专利信息
申请号: 201110126582.4 申请日: 2011-05-16
公开(公告)号: CN102654982A 公开(公告)日: 2012-09-05
发明(设计)人: 李天马;祁小敬;青海刚 申请(专利权)人: 京东方科技集团股份有限公司;成都京东方光电科技有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/20
代理公司: 北京中博世达专利商标代理有限公司 11274 代理人: 申健
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种移位寄存器单元电路、移位寄存器及液晶显示器阵列基板,主要是为了解决现有移位寄存器可靠性差的问题而设计。本发明移位寄存器,具有至少两个级联连接的移位寄存器单元电路,各移位寄存器单元电路均基于两个时钟信号工作;单元电路包括:输入端、预充电电路、第一电平拉低电路、第二电平拉低电路和输出端。本发明在改善了下拉TFT阈值电压在直流偏压下漂移的问题,同时解决了时钟跳变带来的输出不稳定,提高了电路的可靠性,并减少了功耗。
搜索关键词: 移位寄存器 单元 电路 阵列 液晶显示器
【主权项】:
一种移位寄存器单元电路,其特征在于,包括:输入端,包括起始信号输入端、第一时钟信号输入端和第二时钟信号输入端;预充电电路,响应于起始信号和第一时钟信号的致能电平,输出导通电平;第一电平拉低电路,接入导通电平后,将所述预充电电路输出的导通电平拉低输出低电平;导通电平截止后,响应于第一时钟信号的致能电平及第二时钟信号的非致能电平输出低电平,响应于第一时钟信号的非致能电平及第二时钟信号的致能电平输出高电平;第二电平拉低电路,耦接于所述第一电平拉低电路的输出端,响应于第一电平拉低电路输出的高电平将所述第二电平拉低电路输出端的电平拉低输出低电平;响应于第一时钟信号的致能电平将所述第二电平拉低电路输出端的电平拉低输出低电平;响应于所述第一电平拉低电路输出的低电平及第一时钟信号的非致能电平,第二电平拉低电路输出高电平;输出端,耦接于所述第二电平拉低电路的输出端,输出电平信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110126582.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top