[发明专利]一种提高DIMM测试效率的方法有效
申请号: | 201110260457.2 | 申请日: | 2011-09-05 |
公开(公告)号: | CN102289400A | 公开(公告)日: | 2011-12-21 |
发明(设计)人: | 姜凯;于治楼;沈忱 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 250014 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种提高DIMM测试效率的方法,利用FPGA验证系统编程的灵活性,实现DIMM逻辑,构建DIMM测试系统,并且具备支持UDIMM和RDIMM功能,其中,由现场可编程门阵列FPGA芯片、通用控制芯片、通用高速接口和多通道DIMM接口组成DIMM验证系统;Host主设备端通过高速接口向系统发送读写指令,控制芯片负责指令解析及通过控制DIMM逻辑来对待测试DIMM进行读写操作;DIMM逻辑中,包含DIMM选择逻辑,时钟/控制信号缓冲逻辑和DIMM控制逻辑三部分;测试步骤如下:将FPGA验证系统涉及在一块测试板上,使用时,Host主设备端通过高速接口向系统发送读写指令,控制芯片负责指令解析及通过控制DIMM逻辑来对待测试DIMM进行读写操作。 | ||
搜索关键词: | 一种 提高 dimm 测试 效率 方法 | ||
【主权项】:
一种提高DIMM测试效率的方法,其特征在于,利用FPGA验证系统编程的灵活性,实现DIMM逻辑构建DIMM测试系统,具备支持UDIMM和RDIMM功能,DIMM测试系统由现场可编程门阵列FPGA芯片、通用控制芯片、通用高速接口和多通道DIMM接口组成,DIMM测试系统设计在一块测试板上,测试时Host主设备端通过SATA高速接口向DIMM测试系统发送读写指令,通用控制芯片负责指令解析及通过控制DIMM逻辑来对待测试DIMM进行读写操作;DIMM逻辑中,包含DIMM选择逻辑,时钟/控制信号缓冲逻辑和DIMM控制逻辑三部分;测试步骤如下:DIMM测试系统使用时,Host主设备端通过高速接口向系统发送读写指令,控制芯片负责指令解析及通过控制DIMM逻辑来对待测试DIMM进行读写操作;FPGA芯片内部实现的逻辑由以下部分组成,AHB总线,DIMM选择逻辑,时钟/控制信号缓冲逻辑,DIMM控制逻辑,总线矩阵,DMA,SATA控制逻辑和片上存储组成,系统上电后,系统根据DIMM信号,由DIMM选择逻辑的仲裁器,来控制选择器来选择DIMM控制和时钟信号的通路,如为UDIMM则直接接入DIMM控制逻辑,如为RDIMM则通过时钟/控制信号缓冲逻辑接入DIMM控制逻辑,总线矩阵为多通道DIMM提供每条通道的独立总线来提高系统稳定,DMA支持高速读写数据传输,一块测试板,达到兼容多通道的RDIMM或UDIMM,实现高速读写,从而提高DIMM的测试效率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110260457.2/,转载请声明来源钻瓜专利网。
- 上一篇:曲面显示装置
- 下一篇:跨平台的多媒体应用方法及装置