[发明专利]一种可以产生同步信号的信号发生器及其方法有效

专利信息
申请号: 201110431518.7 申请日: 2011-12-21
公开(公告)号: CN103178841B 公开(公告)日: 2016-11-30
发明(设计)人: 丁新宇;王悦;王铁军;李维森 申请(专利权)人: 北京普源精电科技有限公司
主分类号: H03L7/10 分类号: H03L7/10
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 任默闻
地址: 102206 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种可以产生同步信号的信号发生器及其方法,包括:FPGA模块、DAC模块以及模拟电路;所述FPGA模块包括:N位相位累加器、波形存储器、相码比较器、延时模块、通信接口模块;所述相码比较器模块,接收相码和相码阈值,用于比较该相码和相码阈值,以产生输出高低电平脉冲信号;所述延时模块,用于对所述高低电平脉冲信号进行延时处理,得到基本波同步信号。通过相码比较器模块对接收相码与相码阈值的比较,从而平衡调整相码的脉冲宽度,克服了前述所产生的同步信号的脉冲宽度存在较大抖动的问题。
搜索关键词: 一种 可以 产生 同步 信号 信号发生器 及其 方法
【主权项】:
一种可以产生同步信号的信号发生器,其特征在于,包括:FPGA模块、DAC模块以及模拟电路;所述FPGA模块,用于输出数字波形信号,并产生同步信号,所述同步信号特指同步于信号发生器输出波形的一个脉冲信号;所述DAC模块,用于将FPGA模块输出的数字波形信号转换为模拟波形信号;所述模拟电路,用于对DAC模块输出的模拟波形信号进行处理,从而生成输出波形;其中,所述FPGA模块,包括:N位相位累加器、波形存储器、相码比较器、延时模块、通信接口模块;所述N位相位累加器,接收时钟脉冲和频率控制字,在时钟脉冲的控制下,累加频率控制字得到相码;所述波形存储器,用于根据所述相码进行相码‑幅码变换,产生并输出数字波形信号;所述相码比较器模块,接收相码和相码阈值,用于比较该相码和相码阈值,以产生输出高低电平脉冲信号;所述延时模块,用于对所述高低电平脉冲信号进行延时处理,得到基本波同步信号;以及所述通信接口模块,用于接收FPGA模块前端的输入信号,并将频率控制字发送给N位相位累加器,将相码阈值发送给相码比较器模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京普源精电科技有限公司,未经北京普源精电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110431518.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top