[实用新型]正余弦编码器采集卡有效
申请号: | 201120067955.0 | 申请日: | 2011-03-15 |
公开(公告)号: | CN202009380U | 公开(公告)日: | 2011-10-12 |
发明(设计)人: | 张美成;朱钧 | 申请(专利权)人: | 无锡市展鹏科技有限公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12;H03M1/54 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 董建林 |
地址: | 214024 江苏省无*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种正余弦编码器采集卡,包括运算放大电路、第一级触发器、第二级触发器、异或门和另一触发器,其特征在于:所述运算放大电路与第一级触发器相连接,第一级触发器与第二级触发器相连接,所述第一级触发器输出的信号和第二级触发器输出的信号通过异或门输入到另一触发器内内处理,所述第一级触发器和第二级触发器的时钟信号由电机控制系统直接提供。本实用新型解决了现有技术中编码器采集卡时钟信号受到电机运行速度的高低变化和相关电容、电阻参数离散性的影响,导致编码器采集卡的抗干扰能力较差与采集精度较低的问题,提供了一种抗干扰能力强、对电机不同运行状态影响小、成本低同时安装调试方便的正余弦编码器采集卡。 | ||
搜索关键词: | 余弦 编码器 采集 | ||
【主权项】:
一种正余弦编码器采集卡,包括运算放大电路、第一级触发器、第二级触发器、异或门和另一触发器,其特征在于:所述运算放大电路与第一级触发器相连接,第一级触发器与第二级触发器相连接,所述第一级触发器输出的信号和第二级触发器输出的信号通过异或门输入到另一触发器内处理,所述第一级触发器和第二级触发器的时钟信号由电机控制系统直接提供。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡市展鹏科技有限公司,未经无锡市展鹏科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201120067955.0/,转载请声明来源钻瓜专利网。