[实用新型]基于测试系统的FPGA多重实时重配置适配器有效
申请号: | 201120260394.6 | 申请日: | 2011-07-22 |
公开(公告)号: | CN202189124U | 公开(公告)日: | 2012-04-11 |
发明(设计)人: | 顾颖;石雪梅 | 申请(专利权)人: | 航天科工防御技术研究试验中心 |
主分类号: | G01R31/3185 | 分类号: | G01R31/3185 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100039*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供的基于测试系统的FPGA多重实时重配置适配器,包括:电子设计自动化EDA开发支持板和与所测FPGA相配合的配置测试板两部分,EDA开发支持板根据所测FPGA可编程逻辑资源进行编程设计生成EDA代码配置文件,其包括配置存储器切换单元;配置测试板包括:配置存储器阵列、多路选择器阵列和供所测FPGA连接的FPGA插座;其中配置存储器阵列由多组存储器构成,其存储EDA开发支持板生成的EDA代码配置文件;配置存储器阵列连接于多路选择器阵列和FPGA插座之间;配置存储器切换单元在调试EDA代码配置文件、下载EDA代码配置文件到配置测试板的配置存储器时,通过国际标准测试协议端口传递切换信号到配置测试板的多路选择器阵列,多路选择器阵列根据切换信号选择配置测试板上的配置存储器组工作。 | ||
搜索关键词: | 基于 测试 系统 fpga 多重 实时 配置 适配器 | ||
【主权项】:
一种基于测试系统的现场可编程门阵列FPGA多重实时重配置适配器,其特征在于,包括:电子设计自动化EDA开发支持板和与所测FPGA相配合的配置测试板两部分,EDA开发支持板根据所测FPGA可编程逻辑资源进行编程设计生成EDA代码配置文件,其包括配置存储器切换单元;配置测试板包括:配置存储器阵列、多路选择器阵列和供所测FPGA连接的FPGA插座;其中配置存储器阵列由多组存储器构成,其存储EDA开发支持板生成的EDA代码配置文件;配置存储器阵列连接于多路选择器阵列和FPGA插座之间;配置存储器切换单元在调试EDA代码配置文件、下载EDA代码配置文件到配置测试板的配置存储器时,通过国际标准测试协议端口传递切换信号到配置测试板的多路选择器阵列,多路选择器阵列根据切换信号选择配置测试板上的配置存储器组工作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于航天科工防御技术研究试验中心,未经航天科工防御技术研究试验中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201120260394.6/,转载请声明来源钻瓜专利网。