[发明专利]对分组在分组交换通信网络中的累计驻留时间的更新有效

专利信息
申请号: 201180020475.1 申请日: 2011-04-14
公开(公告)号: CN102859941A 公开(公告)日: 2013-01-02
发明(设计)人: L·龙切蒂;R·吉米利;G·卡扎尼加;C·科斯坦蒂尼 申请(专利权)人: 阿尔卡特朗讯
主分类号: H04L12/26 分类号: H04L12/26
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华;赵林琳
地址: 法国*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种用于更新在分组交换通信网络的节点接收的同步分组的累计驻留时间的方法。累计驻留时间等于分组在设置于已经生成分组的又一节点与该节点之间的节点的驻留时间的累计时间。该节点包括入口电路和出口电路。该方法包括:在出口电路处从入口电路接收分组;在出口电路的时间戳生成器处生成时间戳;在出口电路处基于时间戳和分组将由于在位于时间戳生成器下游的缓冲器中缓冲而经历的估计可变延迟来计算虚拟时间戳;并且在出口电路处、在向再一节点发送分组之前将虚拟时间戳用于更新累计驻留时间。
搜索关键词: 分组 交换 通信 网络 中的 累计 驻留 时间 更新
【主权项】:
一种用于更新在分组交换通信网络的节点(N,N1)接收的同步分组(SP)的累计驻留时间(CRT)的方法,所述累计驻留时间(CRT)等于所述同步分组(SP)在所述分组交换网络的设置于已经生成所述同步分组(SP)的又一节点与所述节点(N,N1)之间的节点的驻留时间的累计求和,所述节点(N,N1)包括配置成接收所述同步分组(SP)的入口电路(IC)和配置成向所述分组交换通信网络的再一节点(N2)发送所述同步分组(SP)的出口电路(EC,EC1),所述方法包括:a)在所述出口电路(EC,EC1)处从所述入口电路(IC)接收所述同步分组(SP);b)在所述出口电路(EC,EC1)的出口时间戳生成器(TSGeg,TSG1eg)处生成出口时间戳(TS(EG,LOG),TS1(EG,PHY),TS1(EG,LOG));c)在所述出口电路(EC,EC1)处基于所述出口时间戳(TS(EG,LOG),TS1(EG,PHY),TS1(EG,LOG))并且基于估计的可变延迟来计算虚拟时间戳(VIRTUAL_TS(EG,PHY),VIRTUAL_TS2(IN,LOG)),该估计的可变延迟是所述同步分组(SP)将由于在位于所述出口时间戳生成器(TSGeg,TSG1eg)下游的缓冲器(Beg,B1eg,B2in)中进行缓冲而经历的;以及d)在所述出口电路(EC,EC1)处,在向所述再一节点(N2)发送所述同步分组(SP)之前将所述虚拟时间戳(VIRTUAL_TS(EG,PHY),VIRTUAL_TS2(IN,LOG))用于更新所述累计驻留时间(CRT)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔卡特朗讯,未经阿尔卡特朗讯许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201180020475.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top