[发明专利]移位寄存器单元、移位寄存器电路、阵列基板及显示器件有效

专利信息
申请号: 201210061505.X 申请日: 2012-03-09
公开(公告)号: CN102682727A 公开(公告)日: 2012-09-19
发明(设计)人: 王世君;董学;陈希 申请(专利权)人: 北京京东方光电科技有限公司
主分类号: G09G3/36 分类号: G09G3/36;G02F1/1362;G02F1/1368;G02F1/133
代理公司: 北京中博世达专利商标代理有限公司 11274 代理人: 申健
地址: 100176 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供移位寄存器单元、移位寄存器电路、阵列基板及显示器件,涉及显示器制造领域,能够避免帧起始信号到来时时钟信号造成移位寄存单元栅扫描电压的异常输出从而造成的显示器件在正常点亮时,在灰阶状态下横向出现明暗线交替的现象。一种移位寄存器包括:一电容,一第一晶体管,一第二晶体管,一第三晶体管,一第四晶体管,一第五晶体管,一第六晶体管,一电压下拉控制模块。本发明用于显示器的制造。
搜索关键词: 移位寄存器 单元 电路 阵列 显示 器件
【主权项】:
一种移位寄存器单元,其特征在于,包括:一电容,具有两极,其中第一极与输出端连接;第一晶体管,该第一晶体管的栅极连接信号输入端,该第一晶体管的源极连接第一电平端,该第一晶体管的漏极连接所述电容的第二极;第二晶体管,该第二晶体管的栅极连接复位端,该第二晶体管的源极连接所述第一晶体管的漏极,该第二晶体管的漏极连接第二电平端;第三晶体管,该第三晶体管的栅极连接所述第一晶体管的漏极,该第三晶体管的源极连接第一时钟信号端,该第三晶体管的漏极连接所述输出端;第四晶体管,该第四晶体管的栅极连接第二时钟信号端,该第四晶体管的源极连接所述输出端,该第四晶体管的漏极连接低电平端;第五晶体管,该第五晶体管的源极连接所述第二晶体管的源极,该第五晶体管的漏极连接所述低电平端;第六晶体管,该第六晶体管的栅极连接所述第五晶体管的栅极,该第六晶体管的源极连接所述第四晶体管的源极,该第六晶体管的漏极连接所述第四晶体管的漏极;电压下拉控制模块,该电压下拉控制模块连接所述第二时钟信号端、所述低电平端、所述第五晶体管的栅极、所述第一晶体管的漏极、帧起始信号端和第三电平端;其中,所述电压下拉控制模块的帧起始信号端和第三电平端同时输入高电平时,所述电压下拉控制模块在所述第五晶体管的栅极输出高电平,此时所述第五晶体管处于导通状态以此拉低所述的第三晶体管的栅极电压;同时所述第六晶体管也处于导通状态以此拉低所述输出端电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210061505.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top