[发明专利]Turbo-STBC系统中生成软判决度量的实现方法有效
申请号: | 201210072657.X | 申请日: | 2012-03-19 |
公开(公告)号: | CN103326968A | 公开(公告)日: | 2013-09-25 |
发明(设计)人: | 何苏勤;陈皓;吕英明;翟海超;汪正波;刘兵;仉乾隆 | 申请(专利权)人: | 北京化工大学 |
主分类号: | H04L25/03 | 分类号: | H04L25/03;H04L1/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种在2发送天线2接收天线构成的Turbo-STBC系统中生成LLR软判决度量的实现方法。该方法通过在FPGA上设计LLR生成器模块来实现,在Turbo-STBC级联系统中,LLR生成器将接收端的基带信号通过STBC解码器解码后输入LLR运算器运算,生成的LLR软判决度量作为后续Turbo软判决译码器的输入进行Turbo译码。在进行内部运算模块的设计时,充分采用并行运算思想,提高了系统吞吐量。其中STBC解码器的设计中采用硬件复用技术,在保证运算器功能实现的同时节省了运算器对硬件资源的消耗。LLR运算器的设计采用了简易算法,与传统算法相比较,降低了运算器硬件实现的复杂度。 | ||
搜索关键词: | turbo stbc 系统 生成 判决 度量 实现 方法 | ||
【主权项】:
一种Turbo‑STBC系统中生成软判决度量的实现方法,其特征在于:该方法通过在FPGA硬件平台上设计接收端LLR生成器模块来实现,其中接收端LLR生成器模块由信道估计输入缓存器,基带数据输入缓存器,噪声方差输入缓存器,STBC解码器,LLR运算器,输出缓存器构成;1.1.信道估计输入缓存器,基带数据输入缓存器,噪声方差输入缓存器,通过其内部输入控制器将输入LLR生成器模块的信道参数、接收端基带信号以及噪声方差信号进行缓存,并输入各自的内部FIFO缓存单元;1.2.STBC解码器模块用于STBC结合算法的实现,该模块从信道估计输入缓存器、基带数据输入缓存器中读入信道参数和接收端基带信号,并通过内部运算电路进行STBC结合运算;1.3LLR运算器模块用于LLR软判决度量生成算法的实现,该模块将STBC解码器的输出信号以及噪声方差输入缓存器中的噪声方差信号进行LLR运算,将运算结果送入输出缓存器并作为最终结果输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京化工大学,未经北京化工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210072657.X/,转载请声明来源钻瓜专利网。