[发明专利]基于MPMC的高速存储器接口IP核的数据交换系统有效
申请号: | 201210114651.4 | 申请日: | 2012-04-18 |
公开(公告)号: | CN102622319A | 公开(公告)日: | 2012-08-01 |
发明(设计)人: | 王少军;刘大同;彭宇;仲雪洁;庞业勇;马宁 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 牟永林 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 基于MPMC的高速存储器接口IP核的数据交换系统,涉及一种数据交换系统,以解决数据交换系统实现片外存储器访问的IP核资源利用率和数据吞吐率较低的问题。用户逻辑模块控制总线通过自定义UBus总线与接口IP核通信,接口IP核通过NPI总线与MPMC IP核通信,MPMC IP核与片外存储器通信;接口IP核包括读控制、选择和写控制模块,读控制模块第一控制总线和写控制模块第一控制总线各与自定义UBus总线连接,读控制模块第二控制总线与选择模块第一控制总线连接,写控制模块第二控制总线与选择模块第二控制总线连接;读控制模块第三控制总线和写控制模块第三控制总线分别与NPI总线连接。用于与片外存储器数据交换。 | ||
搜索关键词: | 基于 mpmc 高速 存储器 接口 ip 数据 交换 系统 | ||
【主权项】:
基于MPMC的高速存储器接口IP核的数据交换系统,它包括用户逻辑模块(1)、MPMC IP核模块(2)和接口IP核模块(3);其特征在于用户逻辑模块(1)的控制总线通过自定义UBus总线(4)与接口IP核模块(3)的第一控制总线连接,接口IP核模块(3)的第二控制总线通过NPI总线(5)与MPMC IP核模块(2)的第一控制总线连接,MPMCIP核模块(2)的第二控制总线与片外存储器连接;接口IP核模块(3)包括读控制模块(3‑1)、选择模块(3‑2)和写控制模块(3‑3),读控制模块(3‑1)的第一控制总线和写控制模块(3‑3)的第一控制总线分别与自定义UBus总线(4)连接,读控制模块(3‑1)的第二控制总线与选择模块(3‑2)的第一控制总线连接,写控制模块(3‑3)的第二控制总线与选择模块(3‑2)的第二控制总线连接;读控制模块(3‑1)的第三控制总线和写控制模块(3‑3)的第三控制总线分别与NPI总线(5)连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210114651.4/,转载请声明来源钻瓜专利网。