[发明专利]一种实现数据加权平均算法的系统无效

专利信息
申请号: 201210126111.8 申请日: 2012-04-26
公开(公告)号: CN102638264A 公开(公告)日: 2012-08-15
发明(设计)人: 范军;黑勇 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03M1/12 分类号: H03M1/12
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 周国城
地址: 100083 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种实现数据加权平均算法的系统,包括:编码电路,用于接收输入的温度计码,输出二进制码至全加器电路;全加器电路,用于对当前时钟周期与前一时钟周期产生的二进制码求和,将输出进位信号作为输入进位信号进行累加;循环对数移位电路,用于根据存入寄存器组电路的数据对输入的温度计码进行相应的移位操作,最后将移位后的数据输出至时序调整驱动电路;时序调整驱动电路,用于将循环对数移位电路输入的移位后的数据按照正确的时序输出。本发明电路结构简单,总体延迟时间小,使用晶体管的数量少,工作速度快,可使算法电路工作在百兆赫兹的时钟频率上,适用于高精度多位量化的高采样率开关电容Sigma-Delta调制器中。
搜索关键词: 一种 实现 数据 加权 平均 算法 系统
【主权项】:
一种实现数据加权平均算法的系统,其特征在于,该系统包括编码电路(10)、全加器电路(11)、循环对数移位电路(12)、寄存器组电路(13)和时序调整驱动电路(14),其中:编码电路(10),用于接收输入的温度计码,输出二进制码至全加器电路(11);全加器电路,用于对当前时钟周期与前一时钟周期产生的二进制码求和,将输出进位信号作为输入进位信号进行累加,并将所得数据输出至循环对数移位电路(12);循环对数移位电路(12),用于根据存入寄存器组电路(13)的数据对输入的温度计码进行相应的移位操作,最后将移位后的数据输出至时序调整驱动电路(14);时序调整驱动电路(14),用于将循环对数移位电路(12)输入的移位后的数据按照正确的时序输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210126111.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top