[发明专利]基于延迟的双轨预充逻辑输入转换器有效
申请号: | 201210180533.3 | 申请日: | 2012-06-01 |
公开(公告)号: | CN102684677A | 公开(公告)日: | 2012-09-19 |
发明(设计)人: | 贾嵩;李夏禹;刘俐敏 | 申请(专利权)人: | 北京大学 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 王莹 |
地址: | 100871*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及集成电路技术领域,公开了一种基于延迟的双轨预充逻辑输入转换器,其在传统动态反相器电路的基础上增加了4个分别由时钟信号CLK和时钟的延迟Δ得到的信号CKD控制的PMOS管,用来在求值阶段到来Δ时间后,对节点M和N进行充电。也就是说,在时钟低电平刚到时,M和N会根据数据信号A的不同,其中一个被充电到高电平。而经过Δ时间之后,M和N都会被充电到高电平,进而实现CMOS-to-DDPL转换器的功能。该电路相比现有转换器,不仅结构更加简单,而且不存在竞争电流,功耗更低,同时求值路径短,转换速度也会更快。 | ||
搜索关键词: | 基于 延迟 双轨 逻辑 输入 转换器 | ||
【主权项】:
1.一种基于延迟的双轨预充逻辑输入转换器,其特征在于,包括7个PMOS管P1~P7,2个NMOS管N1~N2,以及2个反相器F1~F2,其中,P1的一端与P4的一端连接,P4的第二端与反相器F1的一端连接,所述反相器F1的一端还与N1的一端连接,所述N1的一端还与P6的一端连接,P6的第二端与P2的一端连接,所述P2的一端还与P7的一端连接,P7的第二端与N2的一端连接,所述N2的一端还与F2的一端连接,所述F2的一端还与P5的一端连接,P5的第二端与P3的一端连接,且P1~P3由时钟信号CLK控制,P4~P5由时钟信号CLK延迟时间Δ后得到的信号CKD控制,P6的第三端和P7的第三端分别连接输入信号A和
F2的另一端和F1的另一端分别连接输出信号Y和![]()
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210180533.3/,转载请声明来源钻瓜专利网。