[发明专利]半导体器件的交替排列的P柱和N柱的形成方法有效

专利信息
申请号: 201210197239.3 申请日: 2012-06-15
公开(公告)号: CN103035493A 公开(公告)日: 2013-04-10
发明(设计)人: 刘继全 申请(专利权)人: 上海华虹NEC电子有限公司
主分类号: H01L21/20 分类号: H01L21/20
代理公司: 上海浦一知识产权代理有限公司 31211 代理人: 丁纪铁
地址: 201206 上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种半导体器件的交替排列的P柱和N柱的形成方法,包括步骤:形成第一半导体层;生长第一介质膜;在第一半导体层中形成多个第一沟槽;第一沟槽的内部表面生长第二介质膜;去除第一沟槽的底部表面的第二介质膜;对第一沟槽底部的第一半导体层进行刻蚀形成第二沟槽;用选择性外延工艺在第二沟槽中生长第二半导体层;对第二半导体层进行反刻直至将第二介质膜完全暴露出来;将第二介质膜去除;用选择性外延工艺在第一沟槽中生长第三半导体层;进行CMP平坦化并去除第一介质膜。本发明能降低半导体外延填充沟槽的难度以及降低半导体外延填充沟槽后的空洞残留,能提高半导体外延填充沟槽的质量以及提高器件的性能和产品的良率。
搜索关键词: 半导体器件 交替 排列 形成 方法
【主权项】:
一种半导体器件的交替排列的P柱和N柱的形成方法,其特征在于,包括以下步骤:步骤一、在硅片衬底上形成具有第一导电类型的第一半导体层;步骤二、在所述第一半导体层上生长第一介质膜;步骤三、采用光刻刻蚀工艺在所述第一半导体层中形成多个第一沟槽;刻蚀形成所述第一沟槽时,所述第一沟槽的区域外的所述第一半导体层用所述第一介质膜保护;所述第一沟槽的区域用于形成第二导电类型柱,各相邻的所述第一沟槽之间的所述第一半导体层的区域用于形成第一导电类型柱,所述第一导电类型柱和所述第二导电类型柱为交替排列的结构;步骤四、在所述第一沟槽的底部表面和侧壁表面生长第二介质膜;步骤五、用选择性刻蚀工艺去除所述第一沟槽的底部表面的所述第二介质膜、保留所述第一沟槽的侧壁表面的所述第二介质膜;步骤六、采用刻蚀工艺对所述第一沟槽底部的所述第一半导体层进行刻蚀形成第二沟槽;刻蚀形成所述第二沟槽时,所述第一沟槽的区域外的所述第一半导体层用所述第一介质膜保护、所述第一沟槽的侧壁用所述第二介质膜保护;步骤七、用选择性外延工艺在所述第二沟槽中生长具有第二导电类型的第二半导体层,所述第二半导体层将所述第二沟槽完全填充,所述第二半导体层的顶部会过生长并延伸到所述第一沟槽中并从侧面将所述第一沟槽的侧壁表面的所述第二介质膜覆盖;步骤八、对所述第二半导体层进行反刻,直至将所述第一沟槽的侧壁表面的所述第二介质膜完全暴露出来;步骤九、将所述第一沟槽的侧壁表面的所述第二介质膜去除;步骤十、用选择性外延工艺在所述第一沟槽中生长具有第二导电类型的第三半导体层,所述第三半导体层将所述第一沟槽完全填充,所述第三半导体层的底部和所述第二半导体层的顶部连接形成一整体结构的半导体外延层;步骤十一、用化学机械研磨工艺对所述第一沟槽顶部进行平坦化并去除所述第一介质膜从而形成交替排列的P柱和N柱,其中由填充于所述第一沟槽和所述第二沟槽中的所述第三半导体层和所述第二半导体层组成所述第二导电类型柱、由各相邻的所 述第二导电类型柱之间的所述第一半导体层组成所述第一导电类型柱。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210197239.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top