[发明专利]高速低功耗真单相时钟双模预分频器有效

专利信息
申请号: 201210199062.0 申请日: 2012-06-15
公开(公告)号: CN102710259A 公开(公告)日: 2012-10-03
发明(设计)人: 尹喜珍;石坚;甘业兵;钱敏;马成炎 申请(专利权)人: 江苏物联网研究发展中心
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 无锡市大为专利商标事务所 32104 代理人: 曹祖良
地址: 214135 江苏省无锡市新*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种高速低功耗真单相时钟双模预分频器,包括由多个静态CMOSD触发器组成的触发器单元、模式切换控制单元和自适应功耗控制单元,静态CMOSD触发器采用同步触发,静态CMOSD触发器的CK端接输入时钟,静态CMOSD触发器的D端接模式切换控制单元的输出;模式切换控制单元的输入接分频及模式控制端和触发器单元的输出;自适应功耗控制单元的输入接模块电源关断控制字和模式切换控制单元的输出。本发明的D触发器采用有比逻辑降低电容负载来提高工作速度,在同等高速下真单相时钟较电流模逻辑结构的电流由毫安级降为微安级,自适应功耗控制模式根据总分频比配置使双模预分频器功耗进一步节省15~50%。
搜索关键词: 高速 功耗 单相 时钟 双模 分频器
【主权项】:
高速低功耗真单相时钟双模预分频器,其特征是:包括由多个静态CMOS D触发器组成的触发器单元(41)、模式切换控制单元(42)和自适应功耗控制单元(43),静态CMOS D触发器采用同步触发,静态CMOS D触发器的时钟输入端(CK)接输入时钟(Fin),静态CMOS D触发器的D端接模式切换控制单元(42)的输出;模式切换控制单元(42)的输入接分频及模式控制端和触发器单元(41)的输出;自适应功耗控制单元(43)的输入接模块电源关断控制字(NSHD)和模式切换控制单元(42)的输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏物联网研究发展中心,未经江苏物联网研究发展中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210199062.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top