[发明专利]高性能指令缓存系统和方法有效
申请号: | 201210228129.9 | 申请日: | 2012-06-27 |
公开(公告)号: | CN103513958B | 公开(公告)日: | 2017-01-25 |
发明(设计)人: | 林正浩 | 申请(专利权)人: | 上海芯豪微电子有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 200092 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高性能指令缓存系统和方法,应用于处理器领域时能在处理器核执行指令前,将所述指令填充到所述处理器核能直接访问的高速存储器中,几乎使所述处理器核每次都能在所述高速存储器中获取到需要的指令,达到极高的缓存命中率。 | ||
搜索关键词: | 性能 指令 缓存 系统 方法 | ||
【主权项】:
一种用于辅助处理器核运行的方法,所述处理器核连接一个包含可执行指令的第一存储器、一个比第一存储器速度更快的第二存储器和一个比第二存储器速度更快的第三存储器;所述方法包括:对正被从第二存储器填充到第三存储器的指令进行审查,从而提取出至少包括分支信息的指令信息;根据提取出的指令信息建立复数条轨道;将最后更新间接分支指令中基地址寄存器值的指令与该间接分支指令之间的距离记录在轨道中该间接分支指令对应的表项中,以确定该基地址寄存器更新完毕的时间点;根据复数条轨道中的一条或多条轨道将至少一条或多条可能被处理器核执行的指令从第一存储器填充到第二存储器;根据复数条轨道中的一条或多条轨道将至少一条或多条指令在被处理器核执行前从第二存储器填充到第三存储器,使得处理器核能从第三存储器获取所述至少一条或多条指令。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海芯豪微电子有限公司,未经上海芯豪微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210228129.9/,转载请声明来源钻瓜专利网。
- 上一篇:具有复合芯的输电电缆
- 下一篇:一种高双折射低损耗光子晶体光纤