[发明专利]一种替代双端口静态存储器的存储器结构在审
申请号: | 201210289586.9 | 申请日: | 2012-08-15 |
公开(公告)号: | CN103594109A | 公开(公告)日: | 2014-02-19 |
发明(设计)人: | 叶国平 | 申请(专利权)人: | 上海华虹集成电路有限责任公司 |
主分类号: | G11C11/413 | 分类号: | G11C11/413;G06F5/06 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 戴广志 |
地址: | 201203 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种替代双端口静态存储器的存储器结构,采用高频时钟单端口静态存储器代替双端口静态存储器,包括:一锁存器,将输入的高频时钟区分为奇周期指示信号和偶周期指示信号;两个先进先出FIFO暂存器,用于暂时存放数据,同时将访问端的数据总线信号从原工作时钟域切换到高频时钟域,而且要求切换后的数据总线信号只会在相应的高频时钟周期中有效;一选择器,在高频时钟的周期指示信号的控制下,将选通的数据总线信号最终输入给单端口静态存储器。本发明能使得芯片设计在面积上有所改进,从而降低芯片成本。 | ||
搜索关键词: | 一种 替代 端口 静态 存储器 结构 | ||
【主权项】:
一种替代双端口静态存储器的存储器结构,其特征在于,包括:一锁存器,两个先进先出FIFO暂存器,一选择器,一单端口静态存储器;所述锁存器将输入的高频时钟区分为奇周期指示信号和偶周期指示信号;第一先进先出FIFO暂存器,输入的信号分别为由存储器第一访问端输入的数据总线信号、工作时钟信号、高频时钟信号和奇周期指示信号;第二先进先出FIFO暂存器,输入的信号分别为由存储器第二访问端输入的数据总线信号、工作时钟信号、高频时钟信号和偶周期指示信号;所述先进先出FIFO暂存器用于暂时存放数据,同时将访问端的数据总线信号从原工作时钟域切换到高频时钟域,而且要求切换后的数据总线信号只会在相应的高频时钟周期中有效;所述选择器,输入端分别与所述第一先进先出FIFO暂存器和第二先进先出FIFO暂存器的输出端相连接,其输出端与所述单端口静态存储器的输入端相连接,其控制端与所述锁存器的输出端相连接;在高频时钟的周期指示信号的控制下,在奇周期指示信号有效的时候选通存储器第一访问端的数据总线信号;在偶周期指示信号有效的时候选通存储器第二访问端的数据总线信号,选通的数据总线信号最终输入给所述单端口静态存储器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司,未经上海华虹集成电路有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210289586.9/,转载请声明来源钻瓜专利网。