[发明专利]一种兼容高速和低速布局的验证设计方法有效
申请号: | 201210297863.0 | 申请日: | 2012-08-21 |
公开(公告)号: | CN102854458A | 公开(公告)日: | 2013-01-02 |
发明(设计)人: | 宗艳艳;李鹏翀;张柯柯 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | G01R31/317 | 分类号: | G01R31/317 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 250014 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种兼容高速和低速布局的验证设计方法,是把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,本发明的方法能够更好的兼容高速和低速设计,这样既节约了成本和缩短了设计周期,也不会在运行高速链路的情况时,由于存在多余的焊盘,增加了信号的反射,从而产生了对高速信号传输性能的影响。 | ||
搜索关键词: | 一种 兼容 高速 低速 布局 验证 设计 方法 | ||
【主权项】:
一种兼容高速和低速布局的验证设计方法, 其特征在于把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,验证原理图设计上的变化步骤如下:1)在运行低速时,CPU一对差分管脚输出链路分别并联两个电阻,四个电阻的另一端分别连接FPGA的四个低速管脚,电容链路断开,即让电容不起作用;2)运行高速的时候,CPU的一对差分管脚输出链路连接FPGA的一对高速管脚脚,中间分别串联一个电容,即让电阻不起作用;3)将步骤1)、2)这两种方式做到一块PCB板上,通过摆放器件和通断走线进行布局的验证,就能更好的实现布局的高低速兼容。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210297863.0/,转载请声明来源钻瓜专利网。