[发明专利]一种低延时的CMMB中LDPC并行编码器和编码方法无效
申请号: | 201210374783.0 | 申请日: | 2012-09-27 |
公开(公告)号: | CN102843151A | 公开(公告)日: | 2012-12-26 |
发明(设计)人: | 蔡超时;张鹏;周德扬 | 申请(专利权)人: | 苏州威士达信息科技有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215163 江苏省苏州市高*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种解决CMMB系统中两种不同码率QC-LDPC码低延时并行编码的方案,其特征在于,所述系统的QC-LDPC码的低延时并行编码器主要由寄存器、求和阵列、选择扩展器和b位二输入异或门四部分组成。本发明提供的QC-LDPC低延时并行编码器兼容多码率,无缓存延时,能在总体上提高编码速度的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。 | ||
搜索关键词: | 一种 延时 cmmb ldpc 并行 编码器 编码 方法 | ||
【主权项】:
一种适合于CMMB标准中两种不同码率QC‑LDPC码的低延时并行编码器,QC‑LDPC码的生成矩阵GQC是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,两种不同码率η分别是1/2、3/4,对于这两种不同码率QC‑LDPC码,均有t=36和b=256,两种不同码率对应的参数a分别是18、27,两种不同码率对应的参数c分别是18、9,b=ux,b有多个公约数,取u=8,x=64,生成矩阵GQC对应码字v=(s,p),GQC的前a块列对应的是信息向量s=(e0,e1,…,eab‑1),后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),校验向量p被等分为c段,即p=(p1,p2,…,pc),其特征在于,所述编码器包括以下部件:寄存器R1~Rt,寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1~Rt用于计算和存储校验向量p=(p1,p2,…,pc);求和阵列,对并行输入的u位信息比特eun,eun+1,…,eun+7进行组合求和,其中,0≤n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州威士达信息科技有限公司,未经苏州威士达信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210374783.0/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类