[发明专利]边沿时间读出电路有效

专利信息
申请号: 201210405080.X 申请日: 2012-10-22
公开(公告)号: CN102957404A 公开(公告)日: 2013-03-06
发明(设计)人: 不公告发明人 申请(专利权)人: 成都微阵列电子有限责任公司
主分类号: H03K5/156 分类号: H03K5/156
代理公司: 暂无信息 代理人: 暂无信息
地址: 610000 四川省成都市高新*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 一些传感器以时间量携带输出信息,具体为使用模拟边沿的发生时间。由于单元传感时间较长,当以此类传感器阵列成组时,串行读出的时间代价过大。本发明提供一种边沿时间读出电路,包括模数转换模块、“边沿—脉冲”转换模块、时间序列生成模块、快照模块和读取模块,可并行读出模拟边沿发生时间量,并将并行读出的数据转换为串行输出,解决了时间量输出形式的传感器成组关键技术。
搜索关键词: 边沿 时间 读出 电路
【主权项】:
一种边沿时间读出电路,由模数转换模块、“边沿—脉冲”转换模块、时间序列生成模块、快照模块和读取模块构成,还包括模拟边沿信号端口、参数配置端口、地址输入端口、读出数据输出端口,其特征在于:模数转换模块,输入端与模拟边沿信号端口连接,输出端与“边沿—脉冲”转换模块连接,由参考电平生成器和电压比较器组成;“边沿—脉冲”转换模块,输入端与模数转换模块连接,输出端与快照模块连接,由同步边沿触发器、延时电路1、延时电路2和异或电路组成;时间序列生成模块,输出端与快照模块连接,由配置寄存器、函数序列发生器组成;快照模块,控制输入端与“边沿—脉冲”转换模块连接,数据输入端与时间序列生成模块连接,读使能输入端与读取模块连接,输出端与读取模块连接,由电平触发器、写入控制器、读取控制器组成;读取模块,地址输入端与地址输入端口连接,数据输入端与快照模块输出端连接,读使能输出端与快照模块读使能输入端连接,数据输出端与读出数据输出端口连接,由地址解码器、数据总线组成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都微阵列电子有限责任公司,未经成都微阵列电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210405080.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top