[发明专利]基于FPGA的可变波特率串行通讯接口电路有效
申请号: | 201210563382.X | 申请日: | 2012-12-21 |
公开(公告)号: | CN103019994A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | 彭涛;邵云峰;武峰峰;邱辉;郭祎;马晓东 | 申请(专利权)人: | 北京电子工程总体研究所 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 张宏威 |
地址: | 100854 北京市海淀区永定*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 基于FPGA的可变波特率串行通讯接口电路,涉及通讯接口电路。它为解决现有的弹地通讯方式中的串行通讯接口电路不能满足模拟器弹地通讯波特率可变的要求。通讯接口电路组件的PCI总线数据输出输入端与嵌入式计算机的PCI总线数据输出输入端相连;通讯接口电路组件的RS-422数据信号输入输出端连接信号转接底板的RS-422数据信号输入输出端;通讯接口电路组件的LVDS数据信号输入输出端连接信号转接底板的LVDS数据信号输入输出端;通讯接口电路组件采用RS-422电压平衡数字接口电路组件;它能够满足模拟器弹地通讯波特率可变的串行通讯。 | ||
搜索关键词: | 基于 fpga 可变 波特率 串行 通讯 接口 电路 | ||
【主权项】:
基于FPGA的可变波特率串行通讯接口电路,其特征在于它包括通讯接口电路组件(1)和嵌入式计算机(2);所述通讯接口电路组件(1)的PCI总线数据输出输入端与嵌入式计算机(2)的PCI总线数据输出输入端相连;所述通讯接口电路组件(1)的RS‑422数据信号输入输出端连接信号转接底板的RS‑422数据信号输入输出端;所述通讯接口电路组件(1)的LVDS数据信号输入输出端连接信号转接底板的LVDS数据信号输入输出端;所述通讯接口电路组件(1)采用RS‑422电压平衡数字接口电路组件;所述通讯接口电路组件(1)包括RS‑422通讯接口部件(1‑1)、可编程逻辑器FPGA(1‑2)、驱动器(1‑3)、LED指示灯(1‑4)和LVDS驱动装置(1‑5);所述RS‑422通讯接口部件(1‑1)包括电平转换驱动芯片(1‑1‑1)、光电耦合器(1‑1‑2)和DC‑DC隔离电源(1‑1‑3);所述电平转换驱动芯片(1‑1‑1)的第一RS‑422数据信号输入输出端即为通讯接口电路组件(1)的RS‑422数据信号输入输出端;所述电平转换驱动芯片(1‑1‑1)的第一RS‑422数据信号输入输出端与光电耦合器(1‑1‑2)的第一RS‑422数据信号输入输出端相连,所述光电耦合器(1‑1‑2)的第二RS‑422数据信号输入输出端与可编程逻辑器FPGA(1‑2)的RS‑422数据信号输入输出端相连;所述DC‑DC隔离电源(1‑1‑3)的两个供电端分别与电平转换驱动芯片(1‑1‑1)的受电端和光电耦合器(1‑1‑2)的受电端相连;所述可编程逻辑器FPGA(1‑2)的驱动控制信号输出端与驱动器(1‑3)的驱动控制信号输入端相连,所述驱动器(1‑3)的驱动信号输出端与LED指示灯(1‑4)的驱动信号输入端相连;所述可编程逻辑器FPGA(1‑2)的LVDS驱动信号输出输入端与LVDS驱动装置(1‑5)的第一LVDS驱动信号输出输入端相连;所述LVDS驱动装置(1‑5)的第二LVDS驱动信号输入输出端即为所述通讯接口电路组件(1)的LVDS数据信号输入输出端;所述可编程逻辑器FPGA(1‑2)的PCI总线数据输出输入端即为通讯接口电路组件(1)的PCI总线数据输出输入端;所述电平转换驱动芯片(1‑1‑1)采用型号为MAX490的电平转换驱动芯片;所述光电耦合器(1‑1‑2)采用型号为HCPL2631的光电耦合器;所述嵌入式计算机(2)采用PC104模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京电子工程总体研究所,未经北京电子工程总体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210563382.X/,转载请声明来源钻瓜专利网。
- 上一篇:建模方法和装置
- 下一篇:一种LTE超宽带双极化智能天线振子