[发明专利]控制移位分组数据的位校正的装置无效

专利信息
申请号: 201210576549.6 申请日: 1996-07-17
公开(公告)号: CN103092564A 公开(公告)日: 2013-05-08
发明(设计)人: A.D.佩勒格;Y.雅里;M.米塔尔;L.M.门内梅尔;B.艾坦;A.F.格卢;C.杜龙;E.科瓦施;W.维特 申请(专利权)人: 英特尔公司
主分类号: G06F7/57 分类号: G06F7/57;G06F7/544;G06F7/60;G06F9/30;G06F15/78
代理公司: 中国专利代理(香港)有限公司 72001 代理人: 徐予红;朱海煜
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
搜索关键词: 控制 移位 分组 数据 校正 装置
【主权项】:
一种处理器,包括:多个寄存器,用于存储64位分组数据操作数;解码器,用于解码乘‑加指令,所述乘‑加指令具有32位指令格式,所述乘‑加指令具有用于指示所述多个寄存器中的用来存储第一64位分组数据操作数的第一寄存器的第一字段,所述第一64位分组数据操作数具有第一4个带符号的16位整数数据元素A1、A2、A3和A4,并且所述乘‑加指令具有用于指示所述多个寄存器中的用来存储第二64位分组数据操作数的第二寄存器的第二字段,所述第二64位分组数据操作数具有第二4个带符号的16位整数数据元素B1、B2、B3和B4;以及执行单元,所述执行单元与所述解码器和所述多个寄存器耦合,所述执行单元响应于所述乘‑加指令操作地将64位目的地操作数存储在所述多个寄存器中的通过所述乘‑加指令的第三字段指示的第三寄存器中,所述64位目的地操作数包括2个带符号的32位整数数据元素,所述目的地操作数的第一数据元素包括A1*B1+A2*B2,所述目的地操作数的第二数据元素包括A3*B3+A4*B4,其中所述处理器包括通用中央处理单元CPU,并且其中所述处理器具有RISC体系结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210576549.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top