[实用新型]一种嵌入式系统综合实验平台有效

专利信息
申请号: 201220509400.1 申请日: 2012-09-27
公开(公告)号: CN202855155U 公开(公告)日: 2013-04-03
发明(设计)人: 柴钰;尚长春;张肖波;安静宇 申请(专利权)人: 西安科技大学
主分类号: G09B23/18 分类号: G09B23/18
代理公司: 西安创知专利事务所 61213 代理人: 谭文琰
地址: 710054 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种嵌入式系统综合实验平台,包括ARM最小系统、FPGA最小系统、总线接口、输入设备、输出设备和电源电路,ARM最小系统包括ARM微处理器以及第一晶振电路、第一复位电路、第一JTAG接口电路和第一测试电路;FPGA最小系统包括FPGA微处理器以及第二晶振电路、第二复位电路、第二JTAG接口电路、ASP接口电路和第二测试电路;总线接口包括以太网接口、串行总线接口和CAN总线接口;输入设备包括第一4×4矩阵键盘和第二4×4矩阵键盘;输出设备包括数码管、点阵式液晶显示器和VGA显示器。本实用新型结构简单,设计合理,接线方便,使用灵活方便,实现成本低且使用效果好,便于推广使用。
搜索关键词: 一种 嵌入式 系统 综合 实验 平台
【主权项】:
一种嵌入式系统综合实验平台,其特征在于:包括ARM最小系统(1)、FPGA最小系统(2)、总线接口、输入设备、输出设备和为各用电单元供电的电源电路(7),所述ARM最小系统(1)包括ARM微处理器(1‑1)以及与ARM微处理器(1‑1)相接的第一晶振电路(1‑2)、第一复位电路(1‑3)、第一JTAG接口电路(1‑4)和第一测试电路(1‑5);所述FPGA最小系统(2)包括FPGA微处理器(2‑1)以及与FPGA微处理器(2‑1)相接的第二晶振电路(2‑2)、第二复位电路(2‑3)、第二JTAG接口电路(2‑4)、ASP接口电路(2‑5)和第二测试电路(2‑6);所述总线接口包括与ARM微处理器(1‑1)相接的以太网接口(3‑1)和串行总线接口(3‑2),以及与FPGA微处理器(2‑1)相接的CAN总线接口(3‑3);所述输入设备包括与ARM微处理器(1‑1)的输入端相接的第一4×4矩阵键盘(4‑1)和与FPGA微处理器(2‑1)的输入端相接的第二4×4矩阵键盘(4‑2);所述输出设备包括与ARM微处理器(1‑1)的输出端相接的数码管(5‑1)和点阵式液晶显示器(5‑2),以及与FPGA微处理器(2‑1)的输出端相接的VGA显示器(5‑3)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安科技大学,未经西安科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201220509400.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top