[实用新型]I2S接口时钟电路的分频电路有效
申请号: | 201220584975.X | 申请日: | 2012-11-08 |
公开(公告)号: | CN202978893U | 公开(公告)日: | 2013-06-05 |
发明(设计)人: | 刘新宁;王镇;杨军;孙声震;张亚伟 | 申请(专利权)人: | 东南大学 |
主分类号: | H03K23/00 | 分类号: | H03K23/00 |
代理公司: | 南京天翼专利代理有限责任公司 32112 | 代理人: | 朱戈胜 |
地址: | 211189 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种串行数字音频总线I2S接口时钟电路的分频电路,包括串行时钟SCLK产生模块SCLK_GEN、字段选择信号WS产生模块WS_GEN和配置分频因子模块DIV_GEN;所述配置分频因子模块DIV_GEN的第一分频因子N1和第二N2分频因子数据输出端分别连接到串行时钟SCLK产生模块SCLK_GEN的两个分频因子数据输入端;所述串行时钟SCLK产生模块SCLK_GEN的I2S主时钟MCLK输入端接收外部I2S主时钟MCLK信号;所述串行时钟SCLK产生模块SCLK_GEN的串行时钟SCLK输出端连接所述字段选择信号WS产生模块WS_GEN的串行时钟SCLK输入端;字段选择信号WS产生模块WS_GEN的分频因子数据输入端接收外部分频因子数据;所述配置分频因子模块DIV_GEN采用分频值产生电路;所述字段选择信号WS产生模块WS_GEN和配置分频因子模块DIV_GEN都采用可配置分频器。 | ||
搜索关键词: | i2s 接口 时钟 电路 分频 | ||
【主权项】:
一种串行数字音频总线I2S接口时钟电路的分频电路,其特征是包括串行时钟SCLK产生模块SCLK_GEN、字段选择信号WS产生模块WS_GEN和配置分频因子模块DIV_GEN;所述配置分频因子模块DIV_GEN的第一分频因子N1和第二N2分频因子数据输出端分别连接到串行时钟SCLK产生模块SCLK_GEN的两个分频因子数据输入端;所述串行时钟SCLK产生模块SCLK_GEN的I2S主时钟MCLK输入端接收外部I2S主时钟MCLK信号;所述串行时钟SCLK产生模块SCLK_GEN的串行时钟SCLK输出端连接所述字段选择信号WS产生模块WS_GEN的串行时钟SCLK输入端;字段选择信号WS产生模块WS_GEN的分频因子数据输入端接收外部分频因子数据;所述配置分频因子模块DIV_GEN采用分频值产生电路;所述字段选择信号WS产生模块WS_GEN和配置分频因子模块DIV_GEN都采用可配置分频器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220584975.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种智能宽频降噪耳机
- 下一篇:一种干式变压器