[发明专利]具有减少的量化级的多级Σ-Δ模数转换器在审
申请号: | 201280050524.0 | 申请日: | 2012-10-10 |
公开(公告)号: | CN103875185A | 公开(公告)日: | 2014-06-18 |
发明(设计)人: | 卡洛·平纳 | 申请(专利权)人: | 意法爱立信有限公司 |
主分类号: | H03M3/04 | 分类号: | H03M3/04 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 瑞士普朗*** | 国省代码: | 瑞士;CH |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及多级Σ-Δ模数转换器(200),包括:直接路径(d1),其具有接收输入模拟信号(X)的输入端子(Id1)和提供对应于输入模拟信号(X)的输出数字信号(Y)的输出端子(Od1),直接路径(d1)包括:模拟积分器(2),其具有接收代表输入模拟信号(X)的第一模拟信号(X2)的输入端子(I2)和提供第二模拟信号(X3)的输出端子(O2);第一计算块(S3),其布置成接收第二模拟信号(X3)且提供第一模拟计算信号(X4);量化器(3),其具有操作性地连接至第一计算块(S3)以接收第一模拟计算信号(X4)的相应的输入端子(I3)以及操作性地连接至直接路径(d1)的输出端子(Od1)的相应的输出端子(O3)。转换器(200)的特征在于:直接路径(d1)还包括插入在量化器(3)的输出端子(O3)和转换器(200)的输出端子(Od1)之间的数字积分器(4),数字积分器(4)包括延迟块(5),其具有接收输出数字信号(Y)的输入端子(I5)和用于提供延迟数字信号(DS1)的输出端子(O5),且其特征在于:转换器包括第一反馈路径(f1),其布置成将代表存在于数字积分器(4)的延迟块(5)的输出端子(O5)处的延迟数字信号(DS1)的反馈模拟信号(AN1)提供给第一计算块(S3),第一计算块(S3)布置成从第二模拟信号(X3)中减去反馈模拟信号(AN1)。 | ||
搜索关键词: | 具有 减少 量化 多级 转换器 | ||
【主权项】:
一种多级Σ‑Δ模数转换器(200),包括:‑直接路径(d1),所述直接路径具有用于接收输入模拟信号(X)的输入端子(Id1)和用于提供对应于所述输入模拟信号(X)的输出数字信号(Y)的输出端子(Od1),所述直接路径(d1)包括:‑模拟积分器(2),所述模拟积分器具有用于接收代表所述输入模拟信号(X)的第一模拟信号(X2)的输入端子(I2)、以及用于提供第二模拟信号(X3)的输出端子(O2),‑第一计算块(S3),所述第一计算块(S3)被布置成接收所述第二模拟信号(X3)以及提供第一模拟计算信号(X4);‑量化器(3),所述量化器具有连接至所述第一计算块(S3)以接收所述第一模拟计算信号(X4)的相应的输入端子(I3)、以及操作性地连接至所述直接路径(d1)的所述输出端子(Od1)的相应的输出端子(O3),所述转换器(200)的特征在于:所述直接路径(d1)还包括插入在所述量化器(3)的所述输出端子(O3)和所述转换器(200)的所述输出端子(Od1)之间的数字积分器(4),所述数字积分器(4)包括延迟块(5),所述延迟块具有用于接收所述输出数字信号(Y)的输入端子(I5)、以及用于提供延迟数字信号(DS1)的输出端子(O5),且其特征在于,所述转换器(200)包括第一反馈路径(f1),所述第一反馈路径布置成将代表存在于所述数字积分器(4)的所述延迟块(5)的所述输出端子(O5)处的所述延迟数字信号(DS1)的反馈模拟信号(AN1)提供给所述第一计算块(S3),所述第一计算块(S3)被布置成从所述第二模拟信号(X3)中减去所述反馈模拟信号(AN1)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法爱立信有限公司,未经意法爱立信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201280050524.0/,转载请声明来源钻瓜专利网。