[发明专利]拥有极大直流开环电压增益的CMOS运算放大器有效
申请号: | 201310028034.7 | 申请日: | 2013-01-24 |
公开(公告)号: | CN103973243A | 公开(公告)日: | 2014-08-06 |
发明(设计)人: | 庄浩宇;杨银堂;朱樟明;丁瑞雪 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H03F3/45 | 分类号: | H03F3/45 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;安利霞 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种拥有极大直流开环电压增益的CMOS运算放大器,包括第一晶体管M0、第二晶体管M1、第三晶体管M2、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8、第九晶体管M9、第十晶体管M10、第十一晶体管M11、第十二晶体管M12、第十三晶体管M13、第十四晶体管M14、第十五晶体管M15、第十六晶体管M16、第十七晶体管M17、第十八晶体管M18,本发明的运算放大器通过使用晶体管M13—M18来形成反馈回路,与传统的折叠共源共栅放大器相比较,拥有极高的DC开环电压增益、很宽的单位增益带宽、很短的建立时间和不多的功耗。 | ||
搜索关键词: | 拥有 极大 直流 开环 电压 增益 cmos 运算放大器 | ||
【主权项】:
一种拥有极大直流开环电压增益的CMOS运算放大器,其特征在于,包括:第一晶体管(M0)、第二晶体管(M1)、第三晶体管(M2)、第五晶体管(M5)、第六晶体管(M6)、第七晶体管(M7)、第八晶体管(M8)、第九晶体管(M9)、第十晶体管(M10)、第十一晶体管(M11)、第十二晶体管(M12)、第十三晶体管(M13)、第十四晶体管(M14)、第十五晶体管(M15)、第十六晶体管(M16)、第十七晶体管(M17)、第十八晶体管(M18),其中,第一晶体管(M0)的栅极接到第一偏置电压的输入端(Vb1),漏极接到第二晶体管(M1)的源极和第三晶体管(M2)的源极,第一晶体管(M0)的源极接地;第二晶体管(M1)的栅极用于接到正输入端(Vin+),漏极接到第九晶体管(M9)的源极和第十一晶体管(M11)的漏极,第二晶体管(M1)的源极接到第一晶体管(M0)的漏极和第三晶体管(M2)的源极;第三晶体管M2的栅极用于接到负输入端(Vin‑),漏极连接到第十二晶体管(M12)的漏极和第十晶体管(M10)的源极,第三晶体管(M2)的源极接到第一晶体管(M0)的漏极和第二晶体管(M1)的源极;第五晶体管(M5)的栅极用于接到第四偏置电压的输入端(Vb4),漏极接到第七晶体管(M7)的源极和第十三晶体管(M13)的源极,第五晶体管(M5)的源极用于接地;第六晶体管(M6)的栅极用于接到第四偏置电压的输入端(Vb4),漏极接到第八晶体管(M8)的源极和第十四晶体管(M14)的源极,第六晶体管(M6)的源极用于接地;第七晶体管(M7)的栅极接到第三偏置电压的输入端(Vb3),漏极用于接到负输出端(Vout‑),源极接到第五晶体管(M5)的漏极和第十三晶体管(M13)的源极;第八晶体管(M8)的栅极用于接到第三偏置电压的输入端(Vb3),漏极用于接到正输出端(Vout+),源极接到第六晶体管(M6)的漏极和第十四晶体管(M14)的源极;第九晶体管(M9)漏极用于接到负输出端(Vout‑),源极接到第二晶体管(M1)的漏极和第十一晶体管(M11)的漏极;第十晶体管(M10)的漏极用于接到正输出端(Vout+),源极接到第三晶体管(M2)的漏极和第十二晶体管(M12)的漏极;第十一晶体管(M11)的栅极接到第十八晶体管(M18)栅极、第十六晶体管(M16)的漏极和第十四晶体管(M14)的漏极,第十一晶体管(M11)的漏极接到第九晶体管(M9)的源极和第二晶体管(M1)的漏极,第十一晶体管(M11)的源极用于接到电源;第十二晶体管(M12)的栅极接到第十七晶体管(M17)的栅极、第十五晶体管(M15)的漏极和第十三晶体管(M13)的漏极,第十二晶体管(M12)的漏极接到第十晶体管(M10)的源极和第三晶体管(M2)的漏极,第十二晶体管(M12)的源极用于接到电源;第十三晶体管(M13)的栅极用于接到第六偏置电压的输入端(Vb6),漏极接到第十五晶体管(M15)的漏极、第十七晶体管(M17)的栅极和第十二晶体管(M12)的栅极,源极接到第七晶体管(M7)的源极和第五晶体管(M5)的漏极;第十四晶体管(M14)的栅极用于接到第六偏置电压的输入端(Vb6),漏极接到第十六晶体管(M16)的漏极、第十八晶体管(M18)的栅极和第十一晶体管(M11)的栅极,源极接到第八晶体管(M8)的源极和第六晶体管(M6)的漏极;第十五晶体管(M15)的栅极用于接到第五偏置电压的输入端(Vb5),漏极接到第十三晶体管(M13)的漏极、第十七晶体管(M17)的栅极和第十二晶体管(M12)的栅极,源极接到第十七晶体管(M17)的漏极;第十六晶体管(M16)的栅极用于接到第五偏置电压的输入端(Vb5),漏极接到第十四晶体管(M14)的漏极、第十八晶体管(M18)的栅极和第十一晶体管(M11)的栅极,源极接到第十八晶体管(M18)的漏极;第十七晶体管(M17)的栅极接到第十五晶体管(M15)的漏极、第十三晶体管(M13)的漏极和第十二晶体管(M12)的栅极,第十七晶体管(M17)的漏极接到第十五晶体管(M15)的源极,第十七晶体管(M17)的源极用于接到电源;第十八晶体管(M18)的栅极接到第十六晶体管(M16)的漏极、第十四晶体管(M14)的漏极和第十一晶体管(M11)的栅极,第十八晶体管(M18)的漏极接到第十六晶体管(M16)的源极,第十八晶体管(M18)的源极用于接到电源。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310028034.7/,转载请声明来源钻瓜专利网。