[发明专利]存储器装置、计算装置和数据传输方法有效
申请号: | 201310030270.2 | 申请日: | 2013-01-25 |
公开(公告)号: | CN103226525B | 公开(公告)日: | 2018-11-30 |
发明(设计)人: | C·A·兹特劳 | 申请(专利权)人: | 赛普拉斯半导体公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 陆建萍;郑霞 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭露一种高时钟速率下的连续读取突发支持,其中,一种存储器装置包括存储器阵列、输出缓冲区、初始延迟寄存器以及输出信号。通常,与该存储器装置接口的主机装置采用高时钟速率,致使该存储器装置的数据提取速率不足以支持无缝数据传输。该输出信号用以在自该存储器阵列的数据提取速率不足以支持该输出缓冲区的输出速率时暂停该存储器装置与该主机装置之间的传输。 | ||
搜索关键词: | 时钟 速率 连续 读取 突发 支持 | ||
【主权项】:
1.一种存储器装置,包括:存储器阵列,用以储存数据;初始延迟寄存器,用以储存延迟时间;数据总线接口,可操作用于传输所述数据;输出信号接口,可操作用于传输输出信号;以及输出缓冲区,耦接该存储器阵列和所述数据总线接口,其中,该输出缓冲区在经由所述数据总线接口向主机装置传输该数据之前储存该数据;其中,该存储器装置经由所述输出信号接口传输所述输出信号以通过保持所述输出信号空闲来暂停该传输,直至该数据已储存于该输出缓冲区中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛普拉斯半导体公司,未经赛普拉斯半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310030270.2/,转载请声明来源钻瓜专利网。