[发明专利]在高速串行数字接口的通道之间平衡歪斜失真的方案有效

专利信息
申请号: 201310093480.6 申请日: 2013-03-22
公开(公告)号: CN103324597A 公开(公告)日: 2013-09-25
发明(设计)人: I·R·里安 申请(专利权)人: 美国亚德诺半导体公司
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 金晓
地址: 美国马*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种支持并串联通路上的通信的装置,可以包括模拟电路域、数字电路域、模拟域和数字域之间的缓存器和对准电路。缓存器可以根据写入时钟从数字域接收数据以及根据读取时钟发送接收数据到模拟域。当读取时钟和写入时钟对准时,对准电路可以产生控制信号以发起从缓存器的读取。在一个实施例中,该装置可以是模数转换器(ADC)集成电路(IC)芯片,缓存器可以是FIFO。
搜索关键词: 高速 串行 数字 接口 通道 之间 平衡 歪斜 失真 方案
【主权项】:
一种对频率相差因子M/N的一对时钟信号进行对准的方法,其中M和N是整数,包括:利用预定因子对第一时钟信号进行分频以产生向下分频时钟,在第二时钟的每个周期上,确定是否已经出现所述向下分频时钟的转变,当检测到所述向下分频时钟的转变时,在第二时钟的预定转变处读取所述向下分频时钟,确定是否已经在所述预定转变处出现所述向下分频时钟的另一转变,以及如果不,则重复所述读取和确定步骤直到检测到所述向下分频时钟的转变,其中,当在第一时钟的预定转变处检测到所述向下分频时钟的转变时,确定第一和第二时钟信号被对准。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310093480.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top