[发明专利]采用数据驱动机制多处理器间数据通信电路无效
申请号: | 201310103016.0 | 申请日: | 2013-03-28 |
公开(公告)号: | CN103218343A | 公开(公告)日: | 2013-07-24 |
发明(设计)人: | 毕卓;王镇;张莹;徐云川;孔维利 | 申请(专利权)人: | 上海大学 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 上海上大专利事务所(普通合伙) 31205 | 代理人: | 何文欣 |
地址: | 200444*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种采用数据驱动机制的多处理器间数据通信电路,它包括:一个交叉开关矩阵、4个数据流存储器、4个匹配电路。如图所示,发送数据传送时,源CPU根据之前定好的协议经过与其相连的匹配电路,然后发送至交叉开关矩阵实现数据传输;接收数据时,首先源数据经过交叉开关矩阵选择路径后后传送至交叉开关矩阵的相对应的输出端口,输出的数据进入数据流流存储器DFM,经过DFM完备性检测后,取出函数号与数据传送至相应的目的CPU。本发明能较好的解决多核结构出现的通信瓶颈问题。 | ||
搜索关键词: | 采用 数据 驱动 机制 处理器 数据通信 电路 | ||
【主权项】:
一种采用数据驱动机制的多处理器间数据通信电路,由一个交叉开关矩阵(1)、4个数据流存储器(20、21、22、23)和4个匹配电路(30、31、32、33)构成,其特征是:所述4个匹配电路(30、31、32、33)的输出连接到交叉开关矩阵(1),而交叉开关矩阵(1)的4个输出分别连接到4 数据流存储器(20、21、22、23);发送数据传送时,源CPU根据定义的协议经过4个匹配电路(30、31、32、33)发送数据至交叉开关矩阵(1)实现数据传输;接收数据时,首先源数据经过交叉开关矩阵(1)路由选择后传送至交叉开关矩阵(1)的相对应的输出端口,输出的数据分别进入4个数据流存储器(20、21、22、23),经过数据流存储器(20、21、22、23)完备性检测后,取出函数号与数据传送至相应的目的CPU。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海大学,未经上海大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310103016.0/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置