[发明专利]1阶线路板设计方法及其线路板有效
申请号: | 201310135990.5 | 申请日: | 2013-04-18 |
公开(公告)号: | CN104113984B | 公开(公告)日: | 2017-04-19 |
发明(设计)人: | 肖微 | 申请(专利权)人: | 上海斐讯数据通信技术有限公司 |
主分类号: | H05K3/00 | 分类号: | H05K3/00;H05K1/02 |
代理公司: | 杭州千克知识产权代理有限公司33246 | 代理人: | 周希良 |
地址: | 201616 上海市松江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种1阶线路板设计方法及其线路板,所述1阶线路板设计方法包括以下步骤S1、提取一2阶线路板的走线结构图;S2、将走线结构图中2阶的叠层的走线结构展开为1阶的走线结构;S3、调整走线结构图中CPU和PMU的走线空间使得CPU和PMU在线路板上的位置不与任何元器件对应;S4、调整走线结构图中CPU、PMU和射频区域的走线空间使得CPU、PMU和射频区域的走线空间中走线间距离大于等于最小线距。本发明还公开了按照所述1阶线路板设计方法设计的线路板。本发明的1阶线路板设计方法及其线路板通过将2阶线路板转化为1阶线路板,从而提高走线空间的利用率并降低了制作成本。 | ||
搜索关键词: | 线路板 设计 方法 及其 | ||
【主权项】:
一种1阶线路板设计方法,其特征在于,所述1阶线路板设计方法包括以下步骤:S1、提取一2阶线路板的走线结构图;S2、将所述走线结构图中2阶的叠层的走线结构展开为1阶的走线结构;S3、调整所述走线结构图中CPU和PMU的走线空间使得CPU和PMU在线路板上的位置不与任何元器件对应;S4、调整所述走线结构图中CPU、PMU和射频区域的走线空间使得CPU、PMU和射频区域的走线空间中走线间距离大于等于最小线距。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海斐讯数据通信技术有限公司,未经上海斐讯数据通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310135990.5/,转载请声明来源钻瓜专利网。