[发明专利]一种适用于VLSI片上时钟系统的偏斜检测和去偏斜调节电路有效
申请号: | 201310162169.2 | 申请日: | 2013-05-06 |
公开(公告)号: | CN103248341A | 公开(公告)日: | 2013-08-14 |
发明(设计)人: | 虞志益;林杰;周炜 | 申请(专利权)人: | 复旦大学 |
主分类号: | H03K5/125 | 分类号: | H03K5/125;H03K5/01 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于超大规模集成电路的片上时钟技术领域,具体为一种适用于VLSI片上时钟系统的偏斜检测和去偏斜调节电路。本发明由早相位检测模块、偏移量检测模块、转码电路、可配置延时电路和两个二选一的数据选择器组成;早相位检测模块用来检测两路时钟相位的先后性,输出信号送给两个数据选择器,两路时钟经过偏移量检测模块检测出实际偏移量,再经转码电路转码后控制可配置延时电路,将相位更早的时钟往后推迟偏移量个相位,以确保输出为边沿对齐、偏移去除的两相时钟。本发明实现了基于标准单元库的半定制设计电路,具有逻辑简单、精度可控、灵活性好等优点,与现行通用的基于硬件描述语言(HDL)输入的数字集成电路设计流程兼容。 | ||
搜索关键词: | 一种 适用于 vlsi 时钟 系统 偏斜 检测 调节 电路 | ||
【主权项】:
一种适用于VLSI片上时钟系统的偏斜检测和去偏斜调节电路,其特征在于由早相位检测模块、偏移量检测模块、转码电路、可配置延时电路和两个二选一的数据选择器组成;当有两路有偏斜的时钟输入时,早相位检测模块用来检测两路时钟相位的先后性,输出信号送给两个二选一的数据选择器(MUX),其中,第一数据选择器(MUX_0)用来选择相位较晚的时钟, 第二数据选择器(MUX_1)用来选择相位较早的时钟;第二数据选择器(MUX_1)的输出与可配置延时电路相连,两路时钟经过偏移量检测模块检测出实际偏移量,再经转码电路转码后控制可配置延时电路,将相位更早的时钟往后推迟偏移量个相位,以确保输出为边沿对齐、偏移去除的两相时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310162169.2/,转载请声明来源钻瓜专利网。
- 上一篇:防弹烟盒
- 下一篇:一种滤网式样品处理装置