[发明专利]基于DDR2SDRAM阵列分段存储的无缝采集方法有效

专利信息
申请号: 201310167484.4 申请日: 2013-05-09
公开(公告)号: CN103325426A 公开(公告)日: 2013-09-25
发明(设计)人: 杨扩军;侯义贝;蒋俊;叶芃 申请(专利权)人: 电子科技大学
主分类号: G11C29/56 分类号: G11C29/56;G01R13/02
代理公司: 成都行之专利代理事务所(普通合伙) 51220 代理人: 温利平
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于DDR2SDRAM阵列分段存储的无缝采集方法,采用多个由存储器DDR2SDRAM、三维波形数字图像处理器与三维数据点阵组成的存储映射单体,流水线式地轮流进行波形数据存储、映射,采集系统不会因映射等操作停止采集,减小死区时间,实现了无缝采集。其中DDR2SDRAM划分为多个存储单元,每个存储单元存储触发得到的一幅波形,在不加大死区时间的情况下,提高了存储深度。采用本发明的示波器,在慢速时基档位时利用DDR2SDRAM阵列的分段存储和多个DDR2SDRAM的轮流存储实现无缝采集,在快速时基档位时利用DDR2SDRAM阵列的分段存储即可实现短时间内的无缝采集。
搜索关键词: 基于 ddr2sdram 阵列 分段 存储 无缝 采集 方法
【主权项】:
一种基于DDR2SDRAM阵列分段存储的无缝采集方法,其特征在于包括以下步骤:(1)、将DDR2SDRAM、TD‑WDGP、GDM组成存储映射单体;示波器采集系统采用多个存储映射单体并行进行采样数据的存储与映射,存储映射单体的配置数量为N≥fs/fm+1,其中,fs为ADC采样速率,fm为TD‑WDGP与GDM对采样点的映射速率;根据实际情况将每个存储映射单体中的DDR2SDRAM平均划分为L个存储单元,每个单元DDR2SDRAM存储一次有效触发得到的采样数据,采样点数记为D;在FPGA内部设置DDR2控制器;(2)、采集系统对波形进行持续的ADC采样,每次有效触发得到的采样数据经降速处理后存储于FPGA的FIFO中,FIFO可缓存的采样点数记为M,根据实际情况设置,且M≤D,当FIFO缓存的采样点数达到M,DDR2控制器从FIFO读取采样数据,作为一幅波形数据存入数据流控制选择器当前选择的存储映射单体的DDR2SDRAM的存储单元中;DDR2SDRAM共计可存储L幅波形数据,每幅波形数据包括D个采样点;(3)、当前DDR2SDRAM存满后,数据流控制选择器重新选择空闲存储映射单体接收采样数据,与此同时DDR2SDRAM存满的存储映射单体中的TD‑WDGP和GDM对DDR2SDRAM中的L幅波形数据进行映射与送显;示波器配置两个显示存储器,轮流接收存储映射单体发送的波形数据;(4)、存储映射单体送显完毕后,恢复空闲状态,等待数据流控制选择器的再次选中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310167484.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top