[发明专利]兼容以太网和PXI多串口数据管理方法有效
申请号: | 201310193472.9 | 申请日: | 2013-05-23 |
公开(公告)号: | CN103309826A | 公开(公告)日: | 2013-09-18 |
发明(设计)人: | 罗立成;李刚;连洁;高东博;郑晓冬;陈沛林;赵少松 | 申请(专利权)人: | 中国电子科技集团公司第五十四研究所 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/38 |
代理公司: | 河北东尚律师事务所 13124 | 代理人: | 王文庆 |
地址: | 050081 河北省*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了兼容以太网和PXI多串口数据管理方法,它将多串口数据传输以及以太网数据传输和传输的数据指令识别有效结合起来,根据4U通用机箱内部多种设备安装位置,改变以往设备单对单的数据管理模式,提出设备一对多的数据管理思想,最终在北斗卫星导航的多通道干扰信号源中实现,较以往的设备单对单数据管理模式提高了数据管理效率并明显降低了硬件设备的复杂度。 | ||
搜索关键词: | 兼容 以太网 pxi 串口 数据管理 方法 | ||
【主权项】:
兼容以太网和PXI多串口数据管理方法,以上方法将干扰信号源机箱内部多种设备上报数据及时转发给干扰模拟上位机,同时接收干扰模拟上位机发出的控制指令帧然后通过指令识别分配给指定设备,实现较好的系统数据管理性能,其特征在于包括以下步骤:(101)CPU向干扰模拟上位机发出申请指令帧,该申请指令帧是要求给机箱内部设备赋予唯一的设备地址、安装槽位号,如完成则转入步骤(102);否则继续执行步骤(101);(102)使能CPU外部秒中断;(103)FPGA内部多个串口并行一一对应实时接收多种设备输入指令帧并存入对应FIFO缓存;(104)CPU读取FPGA内部第N路FIFO缓存存储非空标志;其中,N为多个串口对应通道的其中一路;(105)判断FIFO缓存存储是否非空,如FIFO缓存非空,转入步骤(106);否则转入步骤(104),但CPU读取FPGA内部第N+1路FIFO缓存存储非空标志;(106)读取FIFO缓存内部存储的指令帧并进行指令帧识别;(107)判断指令帧是否应由自身设备接收,若是则CPU执行该指令并返回执行结果指令帧,然后转入步骤(108);否则直接转入步骤(108);(108)CPU写指令帧到外部存储器接口第N路地址指针存储器;(109)FPGA将第N路地址指针存储器内部数据通过串口或者网口发送给特定设备或者所有设备;(110)CPU读取FPGA内部第N+1路FIFO缓存存储非空标志,转入步骤(105)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310193472.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种出租车翻译机系统
- 下一篇:磁盘阵列缓存的实现方法