[发明专利]一种基于DSP和FPGA的APF控制器无效

专利信息
申请号: 201310200158.9 申请日: 2013-05-27
公开(公告)号: CN103269073A 公开(公告)日: 2013-08-28
发明(设计)人: 潘本仁;邓才波;范瑞祥;孙旻 申请(专利权)人: 国家电网公司;江西省电力公司;江西省电力科学研究院
主分类号: H02J3/01 分类号: H02J3/01
代理公司: 南昌洪达专利事务所 36111 代理人: 刘凌峰
地址: 100031 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于DSP和FPGA的APF控制器,它由信号调理模块、AD采样模块、FPGA各次谐波计算模块、DSP控制模块及附属部分电路构成,其特征在于信号调理模块和AD采样模块均通过AD控制器与FPGA各次谐波计算模块接口连接;FPGA各次谐波计算模块通过数据总线方式与DSP控制模块进行接口连接;附属部分电路中过零信号接FPGA各次谐波计算模块的I/O端口,附属部分电路中的驱动和保护电路接DSP控制模块的I/O端口;本发明通过对FPGA及DSP的合理分工,最大限度提高了计算控制流程的速度和数据的精度,谐波治理效果好,稳定性和可扩展性都得到了明显的提高。它能够更加快速精确实现多次谐波的分频检测和分频治理,适用于需要对各次谐波进行单独精确治理的APF应用场合。
搜索关键词: 一种 基于 dsp fpga apf 控制器
【主权项】:
一种基于DSP和FPGA的APF控制器,它由信号调理模块、AD采样模块、FPGA各次谐波计算模块、DSP控制模块及附属部分电路构成,其特征在于信号调理模块和AD采样模块均通过AD控制器与FPGA各次谐波计算模块接口连接;FPGA各次谐波计算模块通过数据总线方式与DSP控制模块进行接口连接;附属部分电路中过零信号接FPGA各次谐波计算模块的I/O端口,附属部分电路中的驱动和保护电路接DSP控制模块的I/O端口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国家电网公司;江西省电力公司;江西省电力科学研究院,未经国家电网公司;江西省电力公司;江西省电力科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310200158.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top