[发明专利]一种标清电视转码的实现方法无效

专利信息
申请号: 201310242518.1 申请日: 2013-06-19
公开(公告)号: CN103281540A 公开(公告)日: 2013-09-04
发明(设计)人: 袁三男;王绍徐 申请(专利权)人: 上海电力学院
主分类号: H04N7/26 分类号: H04N7/26
代理公司: 上海申汇专利代理有限公司 31001 代理人: 吴宝根
地址: 200090 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种标清电视转码的实现方法,数字电视解调器解调后输出标准的TS流,TS流进过数据解密后送给通用视音频解码器进行解码,解码后输出标准的CCIR656未压缩数字视频格式的数据,送入FPGA现场可编程门阵列进行处理;FPGA按照设置的参数将该视频的帧率、分辨率进行调整,从而获得低的帧率和分辨率,FPGA现场可编程门阵列处理后的视频数据再传输给视音频编码器,视音频编码器生成的压缩数据码流再通过嵌入式CPU处理后,作为监管监测数据送至监管系统网络平台进行查看、网络存储、历史回放。转换后信号流量将极大地降低,并且新的帧率和分辨率可由系统进行灵活设置。大大降低了网络流量和存储容量。
搜索关键词: 一种 电视 实现 方法
【主权项】:
一种标清电视转码的实现方法,其特征在于视音频解码,视频帧率及分辨率的修改、视音频编码;具体包括如下步骤:1)数字电视解调器解调后输出标准的TS流,TS流进过数据解密后送给通用视音频解码器进行解码,解码后输出标准的CCIR656未压缩数字视频格式的数据,送入FPGA现场可编程门阵列进行处理;2)FPGA现场可编程门阵列中输入处理模块接收标准的CCIR656未压缩数字视频格式的数据,然后按CCIR656定义检测视频的行首标记、帧首标记后,将数据按照行列位置存入SDRAM对应的帧地址中;FPGA现场可编程门阵列中数据处理模块按系统要求配置视频帧率、分辨率各项参数,调用SDRAM中数据按照配置的帧率、分辨率处理数据,将输出后数据结果存入对应输出视频缓冲区中;FPGA现场可编程门阵列中输出处理模块按照配置的帧率、分辨率从输出视频缓冲区中提取数据,构建输出视频帧格式,输出行首标记、帧首标记、消隐数据,将数据输出到视音频编码器;3)视音频编码器生成的压缩数据码流再通过嵌入式CPU处理后,作为监管监测数据送至监管系统网络平台进行查看、网络存储、历史回放。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海电力学院,未经上海电力学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310242518.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top