[发明专利]一种优化寄存器控制信号的工艺映射方法及集成电路有效
申请号: | 201310369420.2 | 申请日: | 2013-08-22 |
公开(公告)号: | CN104424367B | 公开(公告)日: | 2019-03-08 |
发明(设计)人: | 耿嘉;樊平;刘明 | 申请(专利权)人: | 京微雅格(北京)科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50;H03K19/00 |
代理公司: | 北京亿腾知识产权代理事务所 11309 | 代理人: | 陈霁 |
地址: | 100083 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种优化寄存器控制信号的工艺映射方法及集成电路,其中,所述方法包括:对用户设计进行寄存器传输级综合,得到寄存器的门级网表;把至少一个寄存器的控制信号通过组合逻辑映射到寄存器的输入端,使含不同控制信号的寄存器布局在同一LE里。本发明可使拥有较多独立控制信号的寄存器布局在同一个PLB中,降低独立的控制信号的数量,提高布线的成功率。 | ||
搜索关键词: | 一种 优化 寄存器 控制 信号 工艺 映射 方法 集成电路 | ||
【主权项】:
1.一种优化寄存器控制信号的工艺映射方法,包括:步骤a,对用户设计进行寄存器传输级综合,得到寄存器的门级网表;步骤b,把至少一个寄存器的控制信号通过组合逻辑映射到寄存器的输入端,使含不同控制信号的寄存器布局在同一LE里;在所述步骤a之后包括:步骤c,对寄存器中的控制信号源进行汇总,当扇出小于阈值时,执行步骤b;在所述步骤b之后包括:步骤d,将所述组合逻辑映射在LE的查找表里;当控制信号包括使能信号时,组合逻辑包括多路选择器,所述步骤b包括将使能信号连接至多路选择器的数据选择端,将数据输入信号连接至多路选择器的输入端,寄存器的输出端连接至多路选择器的又一输入端,多路选择器的输出端连接至寄存器的输入端;当控制信号包括同步复位信号时,组合逻辑包括与门和非门,所述步骤b包括将取反后的同步复位信号及数据输入信号连接至与门的输入端,将与门的输出端连接至寄存器的输入端;当控制信号包括同步置位信号时,组合逻辑包括或门,所述步骤b包括将同步置位信号和数据输入信号连接至或门的输入端,将或门的输出端连接至寄存器的输入端;当控制信号包括使能信号和同步复位信号时,组合逻辑包括多路选择器、与门和非门,所述步骤b包括将使能信号连接至多路选择器的数据选择端,将多路选择器的又一输入端连接至寄存器的输出端,将同步复位信号经非门后连接至与门的第一输入端,多路选择器的输出端连接至与门的第二输入端,将与门的输出端连接至寄存器的输入端;当控制信号包括使能信号和同步置位信号时,组合逻辑包括多路选择器和或门,所述步骤b包括将使能信号连接至多路选择器的数据选择端,将多路选择器的又一输入端连接至寄存器的输出端,将同步置位信号连接至或门的第一输入端,多路选择器的输出端连接至或门的第二输入端,将或门的输出端连接至寄存器的输入端;当控制信号包括使能信号、同步复位信号和同步置位信号时,组合逻辑包括多路选择器、非门、与门和或门,所述步骤b包括将使能信号连接至多路选择器的数据选择端,将多路选择器的又一输入端连接至寄存器的输出端,将同步置位信号连接至或门的第一输入端,多路选择器的输出端连接至或门的第二输入端,将同步复位信号经非门后连接至与门的第一输入端,将或门的输出端连接至与门的第二输入端,与门的输出端连接至寄存器的输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微雅格(北京)科技有限公司,未经京微雅格(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310369420.2/,转载请声明来源钻瓜专利网。