[发明专利]AS5643总线中包含等时数据包的传输方法有效

专利信息
申请号: 201310400340.9 申请日: 2013-09-05
公开(公告)号: CN103441914A 公开(公告)日: 2013-12-11
发明(设计)人: 詹鹏;张振刚;黄润龙 申请(专利权)人: 中国电子科技集团公司第十研究所
主分类号: H04L12/407 分类号: H04L12/407
代理公司: 成飞(集团)公司专利中心 51121 代理人: 郭纯武
地址: 610036 四川*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出一种AS5643总线中包含等时数据包的传输方法,旨在提供一种能够避免等时包与异步包交错传输所带来的‘软’不确定性问题,并能兼容不支持等时传输的AS5643远程节点的传输方法。本发明通过下述技术方案予以实现:总线的一个数据传输帧周期被分为等时时隙和异步时隙两个部分,其中等时时隙内包含了可使节点发送多个同一通道等时数据包的多个循环周期,并且在等时时隙内发送的循环开始包数量,由等时时隙时间规划来确定,等时时隙内只传输等时包,相应地,异步时隙内则只传输异步包,且异步包相对于帧开始包(STOF包)的收发偏移时间都设置在异步时隙内;在异步时隙内关闭循环开始包的周期性发送,主控节点(CC节点)控制循环开始包的周期性发送和禁止发送。
搜索关键词: as5643 总线 包含 数据包 传输 方法
【主权项】:
一种AS5643总线中包含等时数据包的传输方法,具有如下特征:总线的一个数据传输帧周期被分为等时时隙和异步时隙两个部分,其中等时时隙内包含了可使节点发送多个同一通道等时数据包的多个循环周期,并且在等时时隙内发送的循环开始包数量,由等时时隙时间规划来确定,等时时隙内只传输等时数据包,相应地,异步时隙内则只传输异步包,且异步包相对于帧开始包(STOF包)的收发偏移时间都设置在异步时隙内;在异步时隙内关闭循环开始包的周期性发送,由总线上的主控节点:CC节点控制循环开始包的周期性发送和禁止发送。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十研究所,未经中国电子科技集团公司第十研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310400340.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top